|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录+ L7 q& b1 A5 T1 p6 O( v
第1章 概述4 y, l8 K8 n5 r" x6 |) N# p% {
1.1 EDA技术的发展
7 ?' L6 B' N- h1.2 硬件描述语言7 B! Q( K1 f9 y e% n
1.3 可编程逻辑器件与专用集成电路
. R: Y& t! o( b! l2 p J/ Z1.4 数字系统设计方法
0 k1 I) ~( M* l. Y* E) G5 t+ e4 F1.5 EDA设计工具的选择6 p h5 D w4 @3 |* V
思考题和习题一
/ E# s' K" c. G4 }第2章 Verilog HDL基础
% |% e! f& v/ H& I4 G2 }2.1 Verilog HDL的基本语法规则
3 _! K8 b9 R$ c( o& V2 v/ I4 I+ w5 Z9 u2.2 Verilog HDL运算符, a8 P) _3 o( N; g/ z
2.3 Verilog HDL程序的基本结构
$ a& B, M- z( ]( O0 ~2.4 逻辑功能的仿真与测试
" V/ D7 p; ^. I; }. ]+ k# ~思考题和习题二
: o% z8 \( h6 w% N2 ?- U+ x2 ~第3章 Verilog HDL常甩建模方式& I. N6 \' W# x% a
3.1 Verilog HDL结构级建模
( l- y$ Z- q- s$ D5 _% Q4 }3.2 Verilog HDL数据流建模
: h P& d3 P7 A( O3.3 Verilog HDL行为级建模
! h: e( `- X3 l+ | C3.4 Verilog HDL函数与任务的使用2 b! j$ R/ _! o, {5 o
思考题和习题三
3 i. p( g- O1 O8 R) |: _! P第4章 有限状态机设计
) P: D5 M' p2 n4.1 状态机的基本概念
" m4 m; `4 b! L. L7 t4.2 基于Verilog HDL的状态机描述方法
$ C/ G( S9 }- w3 d4.3 状态机设计中的关键技术5 _9 X* l( t- W' U+ `. v* P5 \
4.4 状态机设计举例
, V$ X$ C% z( r3 L% s* q第5章 Altera公司的CPLD/FPGA8 q9 B, `5 `9 k
第6章 Altera FPGA器件的配置
5 g2 ~$ y1 D7 G' h- j第7章 Quartus Ⅱ6.0软件的使用* S v# Q, W8 a2 e+ t
第8章 数字电路与系统的设计实例
. |. y% I- z% C' e' { x. x第9章 异步串口通信及UART实现
A- n) f% k: Q V& \5 e第10章 数字电路与数字系统实验
& k# m! @9 O( B# w附录A Verilog HDL关键字
6 I0 \% n; Z! t6 {附录B 常用EDA软件使用指南
. I" Q' \9 ~4 {& _附录C Altera DE2开发板的使用说明1 g& t1 E. n( d" A3 K* E8 C
|
|