找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 18081|回复: 214
打印 上一主题 下一主题

深圳某公司高级layout工程师面试题目,看看你会几题。

    [复制链接]

426

主题

8749

帖子

2万

积分

认证会员B类

CAD工程师

Rank: 25

积分
22654
跳转到指定楼层
1#
发表于 2014-5-29 15:58 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 jimmy 于 2014-7-3 09:35 编辑
" l5 n* K2 F+ j  f5 f
5 H, k7 q9 n; t* i( t深圳某公司高级layout工程师面试题目,看看你会几题。
" p8 l& D2 V( d: x# S! V$ q5 A1 h! \0 o9 y" }2 @* H  q
是拉线工人,还是布线工程师,还是PCB高级工程师,看看你们平时的积累如何。
$ n6 Q% v; V0 C' f+ n  }: h& p7 R6 q" ^& C" n' A0 X9 G0 ^" ?
(回复超过100页公布标准答案), D$ r! {7 l8 s# T8 g

3 z2 `1 t/ l8 _0 i. p7 F1 b1,PCB上的阻抗怎么控制?9 u0 g( m7 K2 L/ [8 A! N. y

6 v' _: H$ Z0 r4 I2,信号线的传输速率是多少?
7 a- F. g* r" K5 E
" l- e& c$ m5 e3,CMOS器件输入管脚在电路中要如何处理?为什么?
  T& N% n% Q4 `6 M" L' X4 c+ T& R; F& @% b5 ]2 ~
4,TTL电路不能直接驱动CMOS电路的原因是什么?' i4 {! R* `7 k3 I4 {1 F

  u* P, L: t% u+ v* x, E5,较长的时钟信号要走带状线的原因是什么?. ^# W/ S  M$ B6 Q- f9 e

8 W* t7 ~$ B; v% a# X6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。0 o$ h# G7 `9 q1 ^3 y6 |- y

! q  c0 p! W6 S: l7 V1 ]2 ~5 k7,ODT信号有什么作用?layout应如何处理?+ A9 _: p3 s" l3 \) H
$ K: ?, \) Z$ R, J. `
8,VTT和VREF是否能共用?为什么?! w# |% \3 F/ a& @
; `5 z0 w$ {5 Q" u' V/ S
9,DDR3的最高工作频率是多少?
5 E. a  f! v* y( O. g
9 t  {7 z( i, h2 D4 }10,多片DDR3为什么优先走fly-by拓扑?, n' ]. g. J" i, A: e6 K' Y) M
+ g! Y3 e  g% F/ L" W3 n
***********************************************0 T7 X8 k" J) o0 l

( f! b- D9 f% Z# u0 T“PCB设计师职业规划与思考”  
9 p0 R6 x( F# c+ C+ p( w1 e' Q
3 g2 L/ p3 F6 e7 N* p, ~
+ }4 c0 d# }$ G9 G& U- {. A& r
6 ^! Z( i; L5 V, C7 d***********************************************  _) h% s# e  S* c* k

& u$ l5 j9 v0 ?( ?- n关于答案,敬请关注5月31日的EDA365培训活动系列~& X( w' j, m& }, B' O+ V4 a7 U
2 k; V) j. a6 t/ T) ^  t
或回复超过100页将公布标准答案!# c# v6 X# B3 C; z
: x0 n! K  q: x1 X. c* I
***********************************************

评分

参与人数 2贡献 +10 收起 理由
shenzhiwu333 + 5 JIMMY老大,在网上给大家培训一下呗,线下.
sikixu + 5 很给力!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏31 支持!支持!3 反对!反对!
专业服务:(价格面议)
代写作业
拉等长
调丝印
喂猪
欺负同学
打老师

8

主题

2339

帖子

5400

积分

EDA365版主(50)

Rank: 5

积分
5400
推荐
发表于 2014-5-29 17:21 | 只看该作者
我就根据自己的认识来做一下
& c: s) g( ?/ g3 I. E1 PCB的阻抗怎么控制- ~! j! y2 Y2 W# h, }4 j
  跟阻抗有关的参数有:铜箔的厚度,走线的宽度,板子的介电参数,参考层的高度,如果是共面波模型还跟参考面的间距有关系。控制阻抗就要确保这些精度。另外在制造或者其他的因素下造成的阻抗不连续,可以使用串接电阻来吸收反射。
% x2 Q6 n! {! G7 Z+ d2 J7 u6 @  P' ?7 d3 `% K/ A5 V& T" s( m
2 信号线的传输速率是多少?( L+ Z2 h. ~3 N7 i1 N% M, O" S
   这个不知道考的啥?我知道信号的传输速度是接近光速。不同的信号,传输的速率是不一样的。" ?* o2 |2 B. S
* [1 e% N; Q0 Y
3 CMOS器件输入管脚在电路中要如何处理?为什么?+ i! l1 q; v& V' v7 F1 ~
   需要在输入管脚串电阻或者并联电容,因为CMOS的输入端阻抗很高,对静电很敏感
& k3 K9 U3 G+ k
6 }. h9 x$ R/ R" V( [4 TTL电路不能直接驱动CMOS电路的原因是什么?: _$ w  n  \, z7 M! D. X
   电压不匹配,TTL的H>=2.4V,L=<0.4V    CMOS的H>=0.8*VCC,L<=0.1*VCC* G5 Q, i$ l& y

6 A% G+ r+ V5 f" k. u5 较长的时钟信号要走带状线的原因是什么?7 R! q8 ~: [" d! i8 {
   带状线指两边都有参考平面的传输线,这个是定义。周期性的时钟线具有很强的辐射能力,当走线长了之后,更容易辐射。所以走成带状线那么可以减少辐射。
& a( |1 T' p% g0 ^6 a; L: t, l. d0 i$ V5 E( z# n, g9 B% W! E+ g
6  四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。2 Y2 _" F+ V  Y& i- K) t+ W
    没有弄过,不敢发表意见。& \3 k, u7 R" {  K
" [0 T" y. v) e( P/ A! l% w0 Y, m3 x
7  ODT信号有什么作用?layout应如何处理?
- h$ G6 c' m5 F! z    ODT信号用来开启ODT功能,主IC的是输出,DDR2的是输入。由于是控制线,跟其他的控制线等长。
- C, b4 R( `9 U, J
3 E7 w/ J  u% f/ S; D8  VTT和VREF是否能共用?为什么?
6 ]- J; M. Z$ U' F1 a    不能,电流大小不一样。两个电压都是一样,但是VTT是给终结电阻供电的,电流比较大,干扰也比较大。而VREF是给参考电压用的,电流很小,电压的精度要求高。最好分开。
/ `/ m! j; l2 [* y* J* ^3 E0 \' ^7 O- i- }$ g# Q" B
剩下两个都不知道。7 M& O( d1 ?" z; A7 N8 B: }
   : C1 p% v/ k3 V# B) Y

& Q" o3 n2 Z, [
6 S# b9 l: _/ T5 b   
9 f6 K$ ?) c/ J3 n# L* b
: g5 \: Q: e  C- n/ }# Q* b4 G8 l/ _8 c* }+ x

点评

支持!: 5.0
厉害,很无私  详情 回复 发表于 2015-3-2 15:13
真心好厉害。。。。而且很热情回帖!!!  发表于 2014-12-5 09:58
支持!: 5
真厉害!!  发表于 2014-8-22 13:46

6

主题

87

帖子

1076

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1076
推荐
发表于 2014-12-19 14:52 | 只看该作者
1,pcb上的阻抗怎么控制?8 Y# s; x; i: x2 z9 N
SI9000计算一次就全知道,楼上的基本都正确,还需要考虑微带线的表面绿油和是否包地。! A1 a2 m9 u/ I+ `
2,信号线的传输速率是多少?) t: ]; l; v8 z" h) c# D) T* e
公式: Er^0.5*光速。( D: n6 L& s% {5 B' J
3,CMOS器件输入管脚在电路中要如何处理?为什么?; O0 i$ {5 z5 w! M" s9 Y( Y' u3 |
接上拉或者下拉电阻,输入高阻,同时需要旁路电容。注意栓锁问题和静电防护。
4 Z0 T$ f/ N0 P9 i& j/ N' L1 ~4,TTL电路不能直接驱动CMOS电路的原因是什么?
. d, F: r" V. F5 rTTL跟CMOS定义高低电平不同,其容错能力不同。另外,TTL是固定的高低阈值,CMOS根据VCC的不同,高低阈值不同。) w/ Y& R" t( {! E3 C. d
5,较长的时钟信号要走带状线的原因是什么?
+ t1 X/ x5 C" S4 ^主要是EMI,CLK信号是强干扰源。正解是源端预留滤波电路,然后直接过孔走带状线。
/ z! T( B4 m  @: ]6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。 ' j1 v# o8 [7 H% P5 Z  @- ^
首先拓扑形式:改良性T形走线。中间要T点,两两菊花链,对称/ u  z/ l5 w3 f" H
末端匹配靠近两两中间的T点,时钟匹配靠近DDR
/ U1 e5 q+ z4 J2 b  j' N" [' r两两的STUB等长,公用部分要大于分支,最好能2倍以上。/ b( S- ~7 l- [% {5 @- z' Z6 `
其实最好走菊花链和FLY-BY,但是和SOC厂商沟通,很多SOC在对DDR的读写的时候不支持FLY-BY模式。& [, J- H2 ?  X& H# L- B+ e8 Z

- S# J) y) v% Z+ b8 }7 l* A1 s7,ODT信号有什么作用?layout应如何处理?
/ y6 u% J; u- F0 v& H4 }% cODT:1,相当于一个末端匹配  2,给数据线数据传输的时候提供瞬间电流(这里的电流分正负) 3,减少DV、DT的大小,从而达到调整内存颗粒的CL等参数。等长,尽量短。+ o! T- L- X  t8 V7 W, P. f" H) U
8,VTT和VREF是否能共用?为什么?& P* h+ A- v/ l' I* T! U
不可以。VTT是上拉电源,在DDR读写数据的时候,其瞬间电流的突变严重从而导致VTT上有很大的纹波。        而VREF是电子开关的参考电平,要求相当高,尽量做到1%的误差。所以要远离。并有隔离器件。: n3 t8 E! K1 t8 M; L" y8 i
9,DDR3的最高工作频率是多少?9 b6 t- S4 }, q! B8 y
    3G。这玩意是一直突破的。车载很少超过1033,PAD等很少超过1600,只有那种台式内存条会做到很高。
8 i$ ~4 a* r& e9 `. k8 H. K- k0 N& s$ _10,多片DDR3为什么优先走fly-by拓扑?
- \$ G( l9 K$ ]这个需要从FLY-BY的拓扑定义上来:FLY-BY首先STUB很短,很多甚至是在焊盘上直接打孔,保证其信号的阻抗、分支长度、外部干扰的一致性;然后能保证同一DDR上所有地址、时钟、控制信号线都能做到严格等长,所有信号的延迟都一致;最后只有FLY-BY的拓扑形式才能挂到8片DDR。) g) F$ k' I: ~- f- i

$ |1 e/ H5 E' @! P8 \. x( ^+ f( I- H7 h/ D  x  t( Y3 M8 S& r
这东西不是单纯的PCB工程师了,很多都需要根据SI和PI的知识。我的回答也只能代表自身的一些理解,很多也只是一知半解,涉及的东西太多了。
8 E* _; q6 A& j( @8 m. e同时请大神指正。

19

主题

321

帖子

1849

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1849
推荐
发表于 2014-5-29 18:57 | 只看该作者
尝试着答一答。
$ e: v& y# y1 s% ?# Y. K% x  `1,pcb上的阻抗怎么控制?" B* X/ l# K8 J  T9 W, t! e
阻抗受很多因素影响,单端线受线宽、介电参数、叠层厚度影响(我们一般给制版厂算,然后我们遵守),差分还受线距影响。
4 o3 y% G* W* f3 x# Y6 J2,信号线的传输速率是多少?
0 `4 B6 ~9 n* Y: e我们一般估计是6inch/ns 。但是不同介电常数的速度不一样、微带线比带状线快。
$ I$ V' G7 A( j! J8 }5 l3,CMOS器件输入管脚在电路中要如何处理?为什么?
8 e# |. w; w3 I7 y1 R$ t我印象中好像没有专门因为是CMOS器件而作处理。输入处理主要考虑电平标准和信号边缘。
$ ^' Z3 z* E1 b( o$ `5 W; }9 J4,TTL电路不能直接驱动CMOS电路的原因是什么?5 I% Z0 a4 }4 n! f$ ]: \
基本没用过TTL电平的器件。8楼说电平标准不一样,但是CMOS也有不同的电平标准。接信号前还是得确认输入电压电流是否正确。* Q8 E6 G. q9 \( R
5,较长的时钟信号要走带状线的原因是什么?0 U9 S$ d: \4 o+ v
除8楼的原因外,我觉得应该还有时钟是重要敏感信号,怕外部干扰。另外近期刚看到,带状线的远端串扰近似为0(《信号完整性揭秘-于博士SI设计手记》于争)。我想这也是个优势。
6 j+ e4 P$ d5 q) J: A1 `6,四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。
# o- U7 q9 ]  J/ {; U4 ?8 U1 h* S没有布过。只布过单层的。% `+ f: s; ?8 h7 W; y
7,ODT信号有什么作用?layout应如何处理?)9 q  I$ {6 w9 \9 O$ _  m) J
片上端接选择。在双向数据线中用(个人理解因为是双向,所以有时候需要端接有时候不需要)。
" S  a3 U' u# T/ {; Tlayout要求如8楼。: G4 @) B. g  G9 i8 N
8,VTT和VREF是否能共用?为什么?- ^# @! J# [% M, L& R" }
不能共用,VREF是参考电压,VTT是端接电压。VTT电压在内存操作的过程中会有很大噪声。
: e6 p. P* X8 D9 c6 c' S6 u+ Q( d) g9,DDR3的最高工作频率是多少?
$ T; L  u5 ?2 J9 W/ g2000MHz(百度百科)
) L  `8 f2 [0 _4 d" O10,多片DDR3为什么优先走fly-by拓扑?7 H! l" F# D: V, w
fly-by如菊花链,减少分叉长度。个人理解分支很短的话类似集总线了。前面的芯片对后面的芯片影响小(肯定还是有影响的),后面的芯片对前面的影响大。8 I) ~2 W: j3 m! ]! X

. w: T: ^! o- n( Q3 R* c有不对的话请版主赐教。

17

主题

430

帖子

6320

积分

五级会员(50)

Rank: 5

积分
6320
2#
发表于 2014-5-29 16:06 | 只看该作者
看了以后就知道自己该做啥了
做一个优秀的工程师,做一个优秀的人!

1

主题

29

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
3#
发表于 2014-5-29 16:32 | 只看该作者
顶一下先,还真没一道题会。看来路途遥远啊

2

主题

144

帖子

303

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
303
4#
发表于 2014-5-29 16:43 | 只看该作者
坐等大师讲解

2

主题

80

帖子

958

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
958
5#
发表于 2014-5-29 17:10 | 只看该作者
坐等讲解

6

主题

82

帖子

1411

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1411
6#
发表于 2014-5-29 17:10 | 只看该作者
都有那么点印象,学过,只有两三题解释得下来。。。面墙查答案去。。。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
7#
发表于 2014-5-29 17:16 | 只看该作者
坐等正确答案
摆脱依耐,自强不息。

8

主题

557

帖子

4889

积分

五级会员(50)

Rank: 5

积分
4889
9#
发表于 2014-5-29 17:23 | 只看该作者
哎,楼上的能答得这样感觉都好厉害了。
摆脱依耐,自强不息。

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
10#
发表于 2014-5-29 18:10 | 只看该作者
顶8楼的,添加一下,
$ {2 U# Q# E  l" h2 T- Z  m/ P2,信号速率V=11.8/Er^0.5 inch/ns,Er是板材相对介电常数,11.8inch/ns是电磁波在真空中传输速率) n9 y5 Z2 L/ \' {/ I  z7 t
3.补充就是CMOS输入管脚阻抗高,管脚对外界干扰信号敏感,一般上拉接电源或下拉接地。  O7 m* Y8 l2 ?9 y4 o
9 .DDR3最高工作频率1600Mhz5 L7 ?% y5 D/ Y
10,还是等大师来精确解答

6

主题

83

帖子

1220

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1220
11#
发表于 2014-5-29 18:14 | 只看该作者
对于第8题,一般电路中即使两个不同电源电压相同,但是也不直接共用的,相互之间易干扰,对系统稳定性也容易造成影响

0

主题

20

帖子

101

积分

二级会员(20)

Rank: 2Rank: 2

积分
101
12#
发表于 2014-5-29 18:52 | 只看该作者
论坛里果然高手如云

0

主题

28

帖子

-1万

积分

未知游客(0)

积分
-11729
14#
发表于 2014-5-29 21:22 | 只看该作者
学习了         

1

主题

20

帖子

1243

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1243
15#
发表于 2014-5-29 22:21 | 只看该作者
学习了,不错
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 20:51 , Processed in 0.076214 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表