|
我就根据自己的认识来做一下
& c: s) g( ?/ g3 I. E1 PCB的阻抗怎么控制- ~! j! y2 Y2 W# h, }4 j
跟阻抗有关的参数有:铜箔的厚度,走线的宽度,板子的介电参数,参考层的高度,如果是共面波模型还跟参考面的间距有关系。控制阻抗就要确保这些精度。另外在制造或者其他的因素下造成的阻抗不连续,可以使用串接电阻来吸收反射。
% x2 Q6 n! {! G7 Z+ d2 J7 u6 @ P' ?7 d3 `% K/ A5 V& T" s( m
2 信号线的传输速率是多少?( L+ Z2 h. ~3 N7 i1 N% M, O" S
这个不知道考的啥?我知道信号的传输速度是接近光速。不同的信号,传输的速率是不一样的。" ?* o2 |2 B. S
* [1 e% N; Q0 Y
3 CMOS器件输入管脚在电路中要如何处理?为什么?+ i! l1 q; v& V' v7 F1 ~
需要在输入管脚串电阻或者并联电容,因为CMOS的输入端阻抗很高,对静电很敏感
& k3 K9 U3 G+ k
6 }. h9 x$ R/ R" V( [4 TTL电路不能直接驱动CMOS电路的原因是什么?: _$ w n \, z7 M! D. X
电压不匹配,TTL的H>=2.4V,L=<0.4V CMOS的H>=0.8*VCC,L<=0.1*VCC* G5 Q, i$ l& y
6 A% G+ r+ V5 f" k. u5 较长的时钟信号要走带状线的原因是什么?7 R! q8 ~: [" d! i8 {
带状线指两边都有参考平面的传输线,这个是定义。周期性的时钟线具有很强的辐射能力,当走线长了之后,更容易辐射。所以走成带状线那么可以减少辐射。
& a( |1 T' p% g0 ^6 a; L: t, l. d0 i$ V5 E( z# n, g9 B% W! E+ g
6 四片DDR2顶底对贴布局需要注意哪些方面?试讲出其中六点。2 Y2 _" F+ V Y& i- K) t+ W
没有弄过,不敢发表意见。& \3 k, u7 R" { K
" [0 T" y. v) e( P/ A! l% w0 Y, m3 x
7 ODT信号有什么作用?layout应如何处理?
- h$ G6 c' m5 F! z ODT信号用来开启ODT功能,主IC的是输出,DDR2的是输入。由于是控制线,跟其他的控制线等长。
- C, b4 R( `9 U, J
3 E7 w/ J u% f/ S; D8 VTT和VREF是否能共用?为什么?
6 ]- J; M. Z$ U' F1 a 不能,电流大小不一样。两个电压都是一样,但是VTT是给终结电阻供电的,电流比较大,干扰也比较大。而VREF是给参考电压用的,电流很小,电压的精度要求高。最好分开。
/ `/ m! j; l2 [* y* J* ^3 E0 \' ^7 O- i- }$ g# Q" B
剩下两个都不知道。7 M& O( d1 ?" z; A7 N8 B: }
: C1 p% v/ k3 V# B) Y
& Q" o3 n2 Z, [
6 S# b9 l: _/ T5 b
9 f6 K$ ?) c/ J3 n# L* b
: g5 \: Q: e C- n/ }# Q* b4 G8 l/ _8 c* }+ x
|
|