找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2327|回复: 2
打印 上一主题 下一主题

FPGA当寄存器一样,被DSP访问

[复制链接]

7

主题

9

帖子

-8975

积分

未知游客(0)

积分
-8975
跳转到指定楼层
1#
发表于 2011-7-2 15:38 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 lvben5d 于 2011-7-4 09:56 编辑
" r, I/ D' j. v
7 Z. F3 V; h2 Y1 ^& g6 g! d   请教,mainsysterm控制memory controler的时序,在CPLD中是否可以内部综合实现。memory controler只是连接外部SRAM的输入输出口,时序还是需要mainsysterm来控制。但对于外围DSP来说,是否可以不提供读写SRAM时序来获得SRAM数据,因为这样会占用DSP任务(开定时器来提供不同阶段的时序),我想这样处理,DSP访问FPGA就像访问寄存器一样(靠FPGA内部自动来实现读写SRAM的时序),DSP只需要放数据,接着设置读或写,然后等中断,等中断的时候,FPGA实现了访问SRAM获得数据,然后告知DSP中断发生,即数据已经准备在端口上了!always@*  这个*代表所有敏感事件,那么在memory controler里,改变敏感事件,从而自动触发下一时序? 希望多多指教。
我的Q是385157936 5 R* J& \  i, w
( b9 x" ?/ O3 W8 U- y

0 x2 x2 d+ v$ ]4 y

3.jpg (26.3 KB, 下载次数: 7)

3.jpg
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

9

帖子

-8975

积分

未知游客(0)

积分
-8975
2#
 楼主| 发表于 2011-7-15 21:42 | 只看该作者
经过2星期的自学,此问题已经被我搞定。<FPGA Prototyping by Verilog Examples>这本英文书籍,值得新手去看。

14

主题

114

帖子

185

积分

二级会员(20)

Rank: 2Rank: 2

积分
185
3#
发表于 2012-3-9 16:10 | 只看该作者
厉害
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-21 21:35 , Processed in 0.161315 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表