找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1122|回复: 17
打印 上一主题 下一主题

[Ansys仿真] siwave v4.0 仿真中断求助

[复制链接]

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
跳转到指定楼层
1#
发表于 2015-2-12 11:43 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式
1E币
本人初学 siwave,正在使用 siwave v4.0, 正在做 package PI 仿真,一直报出
# \3 o5 L+ u- h& q" g  t/ N$ Fsolver failure, 提示说 BW L matrix is singular, 请各位大侠指教,折腾一个星期,没有任何结果。6 k0 ]& F0 n/ o" G2 \
多谢了。
1 }6 p. t0 P6 ?0 R1 M

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
2#
发表于 2015-2-12 12:35 | 只看该作者
如果方便,可以把工程文件放出来,有可能是你现在的版本低。

点评

我用 siwave 5.0 版本仿真,总是跑到 30%就停了,没有任何提示,怀疑是没有破解好, 并且有时候 v4.0 可以仿真的 case,用 v5就不能仿真,也是跑到 30%就停了(从任务管理器看到的). 想问下哪里可以下载到 v5.0  详情 回复 发表于 2015-2-12 13:25
你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以的话,那我就把这个mcm文件发上来, 我用最简单的单端信号 s参数仿真,也报了同样的错误。  详情 回复 发表于 2015-2-12 13:19

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
3#
 楼主| 发表于 2015-2-12 13:19 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 13:26 编辑
1 E) K3 O8 s  U% ]) C
菩提老树 发表于 2015-2-12 12:35
# A9 x. c4 z# ~- p$ P9 N如果方便,可以把工程文件放出来,有可能是你现在的版本低。
; w8 F" Z& }8 ?. T5 U
你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以的话,那我就把这个mcm文件发上来,
" j# ]! k: p% Q4 G! U. C我用最简单的单端信号 s参数仿真,也报了同样的错误。( S" o2 e" Y" \5 u. x
! L2 n3 ~% d* I' r8 T2 `7 J+ y
补充一下: 我指的服务器就是 一个无法连接网络的电脑,并且文件只能进不能出,望了解。

点评

很多时候看不到工程文件,我们就只能猜你的问题。  详情 回复 发表于 2015-2-12 17:42

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
4#
 楼主| 发表于 2015-2-12 13:25 | 只看该作者
菩提老树 发表于 2015-2-12 12:35( G7 |7 z/ }; a! P2 u" |
如果方便,可以把工程文件放出来,有可能是你现在的版本低。
) C; ^+ T: S# z) g! p
我用 siwave 5.0 版本仿真,总是跑到 30%就停了,没有任何提示,怀疑是没有破解好,
9 u/ V% X6 A% l. K1 r' ]+ e7 k. B% O' e+ W

! Q- v) z  y5 n% h3 g9 ~并且有时候 v4.0 可以仿真的 case,用 v5就不能仿真,也是跑到 30%就停了(从任务管理器看到的).
/ M/ K1 ?6 E  M5 F! R$ c想问下哪里可以下载到 v5.0, 想仿真下封装性能,折腾了半个多月,没有进展,没有办法,1 N9 s& G2 y$ X0 S# z* K' A9 a
希望告知相关信息,非常感谢。
- E# S' V) H, W

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
5#
发表于 2015-2-12 13:41 | 只看该作者
重新设置下叠层,你应该是通过ansoftlinks导入的,填充介质出现了非法设置。

点评

你好,对的,我是通过 ansoftlink导入的,不过我已经设置过叠层,substrate 是4层, 介质层是 FR4, 你说的填充截至出现非法设置是什么意思,请指点一二。非常感谢。  详情 回复 发表于 2015-2-12 13:44

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
6#
 楼主| 发表于 2015-2-12 13:44 | 只看该作者
cousins 发表于 2015-2-12 13:41
8 [/ _+ d  B1 c. V重新设置下叠层,你应该是通过ansoftlinks导入的,填充介质出现了非法设置。
: a3 U+ k9 Y1 g- b6 i
你好,对的,我是通过 ansoftlink导入的,不过我已经设置过叠层,substrate 是4层, 介质层是 FR4,
" p& v  g% o, ?/ t( _% b% |8 h2 K- R你说的填充截至出现非法设置是什么意思,请指点一二。非常感谢。' {" E% M  r" f* F+ m. I4 _! y* X5 f

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
7#
发表于 2015-2-12 14:11 | 只看该作者
metal层会有fill dielectric  要与有效介电常数匹配。# B$ E" g1 }& `& L# Z  @/ B+ V
你自己设置过了就应该没问题。
3 D/ L7 q2 {: u' }. R& FL matrix问题我遇到过几次,通常都是这个地方的设置出现问题。; }' o% S, r) Y9 n  V! S2 J

点评

cousins,你好,“ metal层会有fill dielectric 要与有效介电常数匹配 ” , 可以解释的清楚一些吗," metal 层要有 fill dielectric "是指什么意思, 在 layer stack 中 看到 metal 层只有材料和厚度设定啊, 你  详情 回复 发表于 2015-2-12 15:20
我现在 BGA substrate layer stack 设置如下:请帮忙看看。 名称 类型 材料 厚度 TOP metal aluminum 1.45um TOP_1 wirebond gold 0 TOP_2 wir  详情 回复 发表于 2015-2-12 15:11
cousins,你好,因为我刚使用 siwave 4.0,所以不太明天你说的 “metal层会有fill dielectric 要与有效介电常数匹配” 。metal 层会有 fill dielectric 是什么意思? 还请你多多解释。非常感谢!  详情 回复 发表于 2015-2-12 14:58
新年伊始,稳中求胜

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
8#
 楼主| 发表于 2015-2-12 14:58 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 15:25 编辑 & l7 C& ?3 g( M$ [( v
cousins 发表于 2015-2-12 14:11
. v) U/ [' W1 i6 ?metal层会有fill dielectric  要与有效介电常数匹配。
  o* y; b3 W7 x2 \7 T, b你自己设置过了就应该没问题。
/ J. g, w6 m- d5 [5 M: dL matrix问题我遇到 ...
9 N! N1 S$ E2 S
cousins,你好,因为我刚使用 siwave 4.0,所以不太明白你说的  “metal层会有fill dielectric  要与有效介电常数匹配” 。metal 层会有 fill dielectric 是什么意思? 还请你多多解释。非常感谢!; ^/ v' R8 M% P6 o. n

( x$ a" ]. {5 _
2 e7 _1 t  v5 I$ o* {% o
& X! z; [: h/ s1 W( b! |5 O
! p. ]2 l, T6 v; v3 A
8 g3 W/ ~' W- P7 g+ h/ t9 s
  d4 s0 B( y' F4 u0 `8 c; a
7 `" [8 R" ]; D! d8 N% d

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
9#
 楼主| 发表于 2015-2-12 15:11 | 只看该作者
本帖最后由 maxswellyqp 于 2015-2-12 15:26 编辑
: w) c+ k7 w1 }1 M6 g: p. q
cousins 发表于 2015-2-12 14:113 l0 s# E  Z9 N9 O; {2 x0 ]0 R' d3 k* W) v
metal层会有fill dielectric  要与有效介电常数匹配。4 o4 }$ c8 C: S9 U# L. v  ]+ W) \: M8 ^, @
你自己设置过了就应该没问题。  Y9 L4 S% P% A: p) S+ J' I& i
L matrix问题我遇到 ...
5 w% N% q  h' O+ {, D
我现在 BGA substrate layer stack 设置如下:请帮忙看看。
, O4 V( ^+ k6 A/ Y0 t1 }- X3 Y) _& P名称     类型              材料          厚度. j! a# P/ R* s- N$ S( C/ w: ]
TOP     metal           aluminum     1.45um
0 Q! F2 b$ B, B( Z* V  z' _# _3 A: MTOP_1   wirebond     gold            0
" L3 u" v8 }3 |5 V+ ~; RTOP_2   wirebond     gold            0
5 F0 V* X; _) E) i  Y6 F- G6 wTOP_3   wirebond     gold            0   
/ Y$ d, _/ x7 l4 \/ H/ C" Z. junnamed1   dielectric   FR4_expoxy  100um# o2 u2 C; \8 A, H8 r
L1          metal          copper      36um8 x; O' E& |1 c# _% Q7 ~
L1_2      wirebond       gold          02 o* |$ f1 W- T0 ~3 r0 h& I
L1_1      wirebond       gold          0( N2 \6 v; b2 x4 U7 ?/ s: R: f
L1_3      wirebond       gold          0
& K- K  Z0 v. t7 v0 Punnamed2   dielectric   FR4_expoxy   40um
: ~8 [1 W% c# }  ]4 [L2                metal         copper      18um
2 @3 C' ?+ D" A/ Dunnamed3   dielectric   FR4_expoxy   60um9 t! u: m% ~- V9 I- v
L3                metal         copper      18um
. |& k$ l0 o- J9 V. Hunnamed4   dielectric   FR4_expoxy   40um' h, M9 P  j  l  T% W
BASE           metal         copper       18um" S4 l: P% V4 H" g' X5 Y
unnamed5   dielectric   FR4_expoxy   100um% o  n3 z: f8 D. j
sold-bot           metal         copper      36um0 e$ t3 L4 `& V9 _" g+ A3 Y

, E( F% q' i- U9 N6 y你说的介电常数,没有特别设置,siwave 应该根据材料自动赋值么?
& X6 G1 t$ j  G/ {layout stack 没有看到要设置介电常数的啊?
" j7 ]3 z" H4 m9 K; i5 t
- t+ {& r# U: C  M( O  ~还请你指点一二,非常感谢。
' U  v& b: t8 K  R
9 _3 V! J# @; z5 T, h# M/ Q
4 d6 @+ W; T0 p8 x8 V. \7 r) b
/ k" ~1 l; ~- W8 o6 ~$ T. T/ O9 m

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
10#
 楼主| 发表于 2015-2-12 15:20 | 只看该作者
cousins 发表于 2015-2-12 14:11: b: M4 Y! q5 \7 v! I
metal层会有fill dielectric  要与有效介电常数匹配。' T& S8 S0 S0 W4 M0 Z" s" {6 r2 }2 S
你自己设置过了就应该没问题。
7 U8 A  u- |6 I# s; E# \L matrix问题我遇到 ...

  W) R% ]' d; {) |# h  K2 l% ?% Rcousins,你好,“ metal层会有fill dielectric  要与有效介电常数匹配 ” ,
+ ^" v5 k. `4 J" ~0 v0 {+ y可以解释的清楚一些吗," metal 层要有 fill dielectric "是指什么意思, 在 layer stack 中 看到 metal 层只有材料和厚度设定啊,  ?% j; |3 ]4 a+ I+ e' J
你说的 fill dielectric怎么设置的? “要与有效介电常数匹配” 这个又是怎么实现呢?
0 P, j! I* n( K; L& E' e9 o如果你有相关文档说明,可否发到我的邮箱  maxswellyqp@126.com, 不甚感激。
( X) V& k# |# r3 U. r; K! }2 @( o我折腾这仿真好久了,没有找到解法。
1 I* j1 s3 _- U1 t$ P: ?8 w2 j

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
11#
发表于 2015-2-12 17:31 | 只看该作者
抱歉下午有点忙
7 @0 o* B, _( B  }简单来讲 fill dielectric一列的设置你要选择对应的介质。+ v% f6 L2 v6 L! S: t7 M+ I
通常allegro或者其他工具通过ansoftlink导入后会默认为CDXXX什么材质,你改一下就可以了。* I1 w: ]7 }4 `* i3 ~1 j
要是实在不行就重新导入,选择你关心的网络和必要的参考层就好,不要加入太多网络

点评

cousins,你好,我的导入过程是这样的,先用allegro package designer 打开 mcm文件, 然后直接在 allegro 界面打开 ansoftlink.界面如下: 然后在 ansoftlink 导出到 siwave,如附件图所示。中间没有看到你说的 f  详情 回复 发表于 2015-2-12 20:30
新年伊始,稳中求胜

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
12#
发表于 2015-2-12 17:42 | 只看该作者
maxswellyqp 发表于 2015-2-12 13:19+ u: h, a& _$ m3 g) e
你好,由于工程文件在服务器上,不能直接发到网上,我能发的只能是 mcm文件,你有兴趣帮我看看?如果可以 ...
* h% N; I7 C) }
很多时候看不到工程文件,我们就只能猜你的问题。

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
13#
 楼主| 发表于 2015-2-12 20:30 | 只看该作者
cousins 发表于 2015-2-12 17:312 G! V9 S+ @/ r( A# Y  L
抱歉下午有点忙0 E. m6 |. t% h% P) J: c0 k
简单来讲 fill dielectric一列的设置你要选择对应的介质。8 a  _( B) \$ j) Z7 F1 ~
通常allegro或者其他工具通过a ...

, h0 q4 o# F- Z  T! Acousins,你好,我的导入过程是这样的,先用allegro package designer 打开 mcm文件,1 F# F- Q% L/ N& C+ V! C9 i( i
然后直接在 allegro 界面打开 ansoftlink.界面如下:
+ ]! u' _7 {: w! }) Y* E6 ~1 u1 ]( t- [2 x* p
然后在 ansoftlink 导出到 siwave,如附件图所示。中间没有看到你说的 fill dielectric 设置啊。- f3 Y0 Y' z$ B
5 n5 r( X; i0 A( c
# j3 P- R& [3 k( ?3 F' Y$ O; t
) g- M  [+ {3 Y3 l; ?# B

7 g# h) V0 w* i2 s

temp1.JPG (31.63 KB, 下载次数: 1)

打开 ansoftlink

打开 ansoftlink

temp2.JPG (54.21 KB, 下载次数: 1)

打开 siwave

打开 siwave

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
14#
发表于 2015-2-12 21:33 | 只看该作者
在siwave layer setup里面

点评

hi cousins,你好,我发现现在还是有点问题,我之前跑过仿真是在没有额外添加 plane情形下, 由于我做的是 电源 网络 s参数仿真,我把电源和 地 pin 在 TOP 层和 SOLD-BOT层都做了 pin group处理, 由于 TOP层都  详情 回复 发表于 2015-2-13 13:28
cousins,你好,感谢你的引导,终于搞定了,。 不过不是因为 siwave layer stack中没有 做 fill 操作,而是 在 allegro 界面处没有修改 layer stack, 在 ansoftlink 界面也没有修改 layer stack, 而仅仅是 在 si  详情 回复 发表于 2015-2-13 11:29
新年伊始,稳中求胜

10

主题

52

帖子

182

积分

二级会员(20)

Rank: 2Rank: 2

积分
182
15#
 楼主| 发表于 2015-2-13 11:29 | 只看该作者
cousins 发表于 2015-2-12 21:33+ E2 S2 n2 M: V  A, k% [
在siwave layer setup里面
5 k+ B2 ]1 D, d8 M$ w
cousins,你好,感谢你的引导,终于搞定了,* {' x2 n' ~1 P* v, w  [
不过不是因为 siwave layer stack中没有 做 fill 操作,而是 在 allegro 界面处没有修改 layer stack,! f$ x! u. G4 q3 r  Z. V" }7 e: A
在 ansoftlink 界面也没有修改 layer stack, 而仅仅是 在  siwave 界面一次性修改 layer stack.! F0 X5 l& f+ a6 T' ~$ b
现在我用  siwave v4.0 & v5.0 都可以跑通仿真,不过就是由于 导入后竟然所有的 信号线在 via处都有 plane属性 ,
+ G0 n* H) w1 U( _$ D. M4 v导致  optional 信号列表中没有任何信号,每次仿真都会 包含所有 信号线, 我试过删除 via 处 多余  plane就会在  option 列表中
$ S( q# l9 I% Y# j$ c5 }8 b看到信号了,不过这样手动删除 所有 via处的 plane很费时间,想向你请教下是否有快捷处理掉  via处 多余 plane方式?
/ F7 y+ B2 W$ R' A1 w* \非常感谢!
1 ?4 E& x+ N5 A' p! F4 V' e: t/ [4 s, F. o' `. I2 ~4 {7 ^) `

点评

hi cousins,你好,我在家里电脑也安装了 siwave 5.0,不过家里电脑 siwave 5.0 可以正常仿真,而公司安装siwave 5.0 无法仿真通过,总是 停在 30%, 两个安装包一样,系统也都是 xp sp3, siwave 文件也相同, 结果  详情 回复 发表于 2015-2-15 15:51
option里没有信号是正常的。option识别的是非plane的网络 删除via的plane你直接在allegro里把约束管理设置下重新铺铜就好。 port即使没有plane也是可以识别到的。SIwave还可以用来做射频的s参数提取,trace同样识  详情 回复 发表于 2015-2-13 16:28
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 01:30 , Processed in 0.725033 second(s), 43 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表