|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
目录
% F/ \& r) x) Y. X a- @第1章 概述
+ a3 `' T4 x4 S3 Y7 E1.1 EDA技术的发展! r5 \- ?8 |4 [! \
1.2 硬件描述语言$ Y) Y' n) {, L2 }
1.3 可编程逻辑器件与专用集成电路# U$ J8 e$ X3 I( e' B( i- r) s& J
1.4 数字系统设计方法! ?- w) o7 b! m/ e [. x; R
1.5 EDA设计工具的选择
0 d' L- }. g1 Q Y思考题和习题一
6 J, }7 K/ E4 N+ g* `+ b第2章 Verilog HDL基础5 I6 |% E$ Y, q# z; }. V+ _
2.1 Verilog HDL的基本语法规则
8 j Z5 U# T7 d' |/ H* H* A2.2 Verilog HDL运算符
& E% i9 { |) }% C, B7 u2.3 Verilog HDL程序的基本结构/ F; |+ u& E d5 r0 j1 _4 m
2.4 逻辑功能的仿真与测试% k* w( s7 f8 i4 _
思考题和习题二' F+ k# ]# b% R
第3章 Verilog HDL常甩建模方式7 O" @8 G' u" Q
3.1 Verilog HDL结构级建模. M1 H( k; j6 U7 v+ w
3.2 Verilog HDL数据流建模3 S8 }( C) n* h) e$ x, X
3.3 Verilog HDL行为级建模
& [/ ?3 F& N$ M9 R- \# E9 e3.4 Verilog HDL函数与任务的使用
" `5 {$ R: i/ S0 u3 X思考题和习题三
& I1 k9 x9 p: S% X% H第4章 有限状态机设计
3 p, Y; E8 g% C2 E+ q4.1 状态机的基本概念5 _: V8 L8 L* n- S4 T
4.2 基于Verilog HDL的状态机描述方法/ T' z- K; x7 ~. F5 @
4.3 状态机设计中的关键技术- y; s1 }/ d, D4 U2 E& X
4.4 状态机设计举例
2 K& u, r# @; G$ A2 X2 E$ n: y第5章 Altera公司的CPLD/FPGA
/ E8 v" D x% A" }7 E' l1 k第6章 Altera FPGA器件的配置' D# Y+ Q c. d- ]9 D
第7章 Quartus Ⅱ6.0软件的使用0 t/ t2 o& x# s% O: V9 X# n/ |
第8章 数字电路与系统的设计实例# m+ `, U( B; s- ^' S/ Z0 q3 ?
第9章 异步串口通信及UART实现
+ R4 Y* o: U$ `; `0 G1 `& n第10章 数字电路与数字系统实验
) L* D! d& E( w i% A3 J附录A Verilog HDL关键字- ^; B/ ~* x: [+ @) }: T
附录B 常用EDA软件使用指南% u) z& j! ?# O: K$ {9 Q
附录C Altera DE2开发板的使用说明& C' H; }" F( X6 B7 J& w
|
|