找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 898|回复: 9
打印 上一主题 下一主题

layout布局经验个人总结

[复制链接]

19

主题

213

帖子

634

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
634
跳转到指定楼层
1#
发表于 2015-3-19 17:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
前的准备:9 @4 q8 i+ I7 S. c# j
1        查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.
9 j4 `" D& }* j8 J1 R4 l2        Cell名称不能以数字开头.否则无法做DRACULA检查.4 M8 T4 s( J; b" B
3        布局前考虑好出PIN的方向和位置4 [0 |/ X" P3 b' p2 m
4        布局前分析电路,完成同一功能的MOS管画在一起% c8 @1 ?& F3 r& I
5        对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。4 x5 r, s. Y, t$ C
6        对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.
  w) ^. X% @* s- g7        在正确的路径下(一般是进到~/opus)打开icfb.7 N' d' R5 ^. f( F( K4 t
8        更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.
* |& A6 z- O1 w& x  ?6 p3 v9        将不同电位的N井找出来.  X# W+ R/ g! c2 i# p* l% r

8 t% _* Q: c; y1 g3 ~/ I布局时注意:5 f; _4 A4 M5 s' Z0 ?- Y$ ?
10        更改原理图后一定记得check and save
5 r% ^+ m  l) b, P4 \' f4 k, z$ m11        完成每个cell后要归原点
0 U8 M) D. \8 D# I( F! s! u9 Q12        DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).
% B( k$ d5 I! H13        如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来。
/ I3 N( E8 P9 K3 k- N14        尽量用最上层金属接出PIN。
* \# y' B1 _7 D8 V8 S/ |$ [; B5 h15        接出去的线拉到cell边缘,布局时记得留出走线空间.
$ j7 Y7 V5 B. g5 J/ y3 R16        金属连线不宜过长;; p0 u" i5 o2 p% m( w) v
17        电容一般最后画,在空档处拼凑。+ V0 b8 q. C+ W! h4 c
18        小尺寸的mos管孔可以少打一点.
- P8 k% X5 Y+ ?3 s9 ^( ]( Y  O- ]19        LABEL标识元件时不要用y0层,mapfile不认。
& E' E# _% `5 _) q. |- r% p20        管子的沟道上尽量不要走线;M2的影响比M1小.
1 r+ Q+ E/ [- G. D( M21        电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.
1 H7 m) S2 ]7 Z0 Y3 R% c22        多晶硅栅不能两端都打孔连接金属。: {7 a+ h% E; m5 ?5 V5 b) j
23        栅上的孔最好打在栅的中间位置.! T4 b: m9 c) j6 f- D- q* ?7 D+ D3 i
24        U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.% r& w% ^8 h6 ]; \& C
25        一般打孔最少打两个
6 q$ o* I1 O2 f, }( e% V. p# Z26        Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.
# |" ~% U* G8 e27        薄氧化层是否有对应的植入层
5 N+ w% w, [4 g+ d% A) B28        金属连接孔可以嵌在diffusion的孔中间.$ _% d) q. @, f* \: h! B
29        两段金属连接处重叠的地方注意金属线最小宽度8 e# }" A( @# q( S  F7 c
30        连线接头处一定要重叠,画的时候将该区域放大可避免此错误。
, q- X  k* x5 Q: C2 n$ {  E31        摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。$ ?  D' B5 e7 U& A  K* |' D. H
32        Text2,y0层只是用来做检查或标志用,不用于光刻制造." x# I8 X- X: O( Q
33        芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。- V, L! G0 r( X
34        Pad的pass窗口的尺寸画成整数90um.
& G: q/ V. w+ H, d- L5 [35        连接Esd电路的线不能断,如果改变走向不要换金属层+ b3 ~0 R) n  U: y
36        Esd电路中无VDDX,VSSX,是VDDB,VSSB.* b7 O- S( l) A0 ?
37        PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。+ D* f, X( x' ^3 E2 I
38        PAD与芯片内部cell的连线要从ESD电路上接过去。
1 e/ i5 j2 W5 ^+ F+ t39        Esd电路的SOURCE放两边,DRAIN放中间。
  z% k: w% ?- g3 C) C) j40        ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.
5 `- d6 @4 e( r( a41        ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。
/ H& k3 C  D& d( d( D1 u, ]42        大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.6 H! q" E) ?6 A
43        NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.+ O; n% a3 Z/ M; T
44        只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.3 G9 n" i) n3 v3 q  v
45        摆放ESD时nmos摆在最外缘,pmos在内.7 x" [( w5 c4 F1 |, _+ v% y: g
46        关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。/ D1 F2 v0 Z) ?
1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)0 m  h' i5 a0 V2 I& ~$ e! P
                 21/ i4 m1 f( _. B* y' o% [. W
中心匹配最佳。
: D4 J" A, \) X  P, S5 e7 S47        尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.: f; E2 y: s& e8 E
48        在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.
; q7 O1 W$ e$ U- C/ Q2 F49        电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。) H5 W( ^1 g. y: D$ I+ X
50        Via不要打在电阻体,电容(poly)边缘上面.1 o3 d- v' `8 H& u0 T0 K, j
51        05工艺中resistor层只是做检查用& r1 q" b" K3 f! [  z5 \
52        电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
. B8 N$ n+ X, M6 |! [53        电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.
2 z- V% v) f" W* s5 z, t0 o54        电容的匹配,值,接线,位置的匹配。% b$ c! ~  L! S' }' m1 m
55        电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.& Y; t) A" F6 d$ k  x! Z
56        关于powermos
( u' b% y% u5 G2 C①        powermos一般接pin,要用足够宽的金属线接,# l0 X9 _( m. G+ |4 `
②        几种缩小面积的画法。
  W+ D9 [. g) q7 x9 U3 F③        栅的间距?无要求。栅的长度不能超过100um
, m, @* b7 C- D6 I7 x# m* k  O/ o  H57        Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况).
. c/ O. [* j$ \, }! D58        金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
) d$ \2 C# x$ s2 H. V0 M& z59        低层cell的pin,label等要整齐,and不要删掉以备后用.3 U/ G7 F7 s/ U: Q, T
60        匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。
- l! o2 X" K3 ~4 B# B% J$ s61        不同宽度金属连接的影响?整个layout面积较大时影响可忽略.2 t( y) c) L% ]+ E' A: p9 Q0 H
62        输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.  r  A! V$ Z1 b" g' M$ j
63        做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快./ w4 w1 E! v( L- l$ |/ N' U
64        最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)% {5 h( E* V$ L: N3 j" ^' T, f
65        为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD.
$ R1 X3 l- n& v( l66        金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.
; M+ L. V2 }1 _: r# F1 J& I. d67        如果w=20,可画成两个w=10mos管并联
1 m1 M2 h2 p+ d+ X7 |' M& c  P! q7 B68        并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.3 P" w* g" ^- O+ F

1 ]* c, D" p$ v" z  `% {9 h出错检查:  H, A! q. z# j% g6 f6 b
69        DEVICE的各端是否都有连线;连线是否正确;% G: g9 p! d+ O
70        完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX
! U$ U( a4 t% c' J$ ~8 ]9 s71        查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。6 G' m. _& b9 K, L4 y. @% S
72        多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2  0.55 um,即两根电阻间距的一半。
7 W# w+ X& }7 D8 Y5 Z73        无关的MOS管的THIN要断开,不要连在一起2 q/ p$ d( o4 `" ^( l& Y- y- P9 s
74        并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端
3 i; D5 A3 j& f) l. ~$ Y: a3 n75        做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.
  S& m4 I9 }1 y) _/ C* _6 X76        大CELL不要做DIVA检查,用DRACULE. 7 ?6 I- V3 @+ E' z( j% \
77        Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.
" p# [+ a& l  `, t+ X6 |; ~78        消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy3 {- O8 J& _  d( V; Y
79        06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.
" a8 ^% p. k; W& E* D4 z; R& U, {, Z8 O80        最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.
3 o6 U: t/ M. i81        Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.
2 l% l; F2 z3 q82        DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.
* n& w* o) Q- P( p! z: g' G83        做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.
% c" u+ z2 G& O- P. Y. ]4 N
4 Y0 C2 E# z  u; G容易犯的错误
* ~5 u  |( E3 P9 ~1 T84        电阻忘记加dummy. {) L1 k0 u; ]1 E
85        使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.
5 _' g- Q6 W4 b0 S0 I% X: {3 z86        使用strech功能时错选.每次操作时注意看图左下角提示.
4 u5 z: l2 e1 e2 x# ~, V87        Op电路中输入放大端的管子的衬底不接vddb/vddx.
1 z0 v4 B5 U5 l- a9 J+ J: z) [88        是否按下capslock键后没有还原就操作  S$ W( A6 M5 z5 F" D' S; q) W

6 v, y1 U3 k- p. }7 _! c2 R节省面积的途径. Z  X" l) A: J' s; u
89        电源线下面可以画有器件.节省面积.0 }2 M, ^, e- `5 }: h; M  K3 a# V
90        电阻上面可以走线,画电阻的区域可以充分利用。
  Q& Q' |# ^8 z91        电阻的长度画越长越省面积。8 I0 p9 B; U% L: W  {& T
92        走线时金属线宽走最小可以节省面积.并不需要走孔的宽度.- O: v& k% C+ h( N1 O
93        做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。" M* L9 R" \* Y$ E  y
94        版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN.   谢谢大家看到这里!!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

42

主题

78

帖子

523

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
523
2#
发表于 2015-4-1 14:21 | 只看该作者
FFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFF

0

主题

55

帖子

144

积分

二级会员(20)

Rank: 2Rank: 2

积分
144
3#
发表于 2015-4-2 22:17 | 只看该作者
学习一下

10

主题

482

帖子

2194

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2194
4#
发表于 2015-4-3 08:40 | 只看该作者

29

主题

2646

帖子

2805

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2805
5#
发表于 2015-4-3 13:50 | 只看该作者
楼主写这么长
, s3 d# E: f. w6 [- J实际上可以书写成文档
9 M2 E- V/ _9 z4 [9 ?! a; {% L/ s* s这么长 ! F! Q+ A! X8 O1 T/ o* p; ]5 v
我估计看的人不多
5 W5 i, d* z) [" D( u2 ?7 W只是描一下 - A$ S8 [1 E! a9 `7 \
看说了些什么而已

5

主题

30

帖子

167

积分

二级会员(20)

Rank: 2Rank: 2

积分
167
6#
发表于 2015-4-13 17:06 | 只看该作者
感觉看的懂一部分。

0

主题

179

帖子

1124

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1124
7#
发表于 2015-5-26 15:51 | 只看该作者
牛牛

0

主题

7

帖子

-8960

积分

未知游客(0)

积分
-8960
8#
发表于 2015-8-3 17:12 | 只看该作者
mark

0

主题

12

帖子

53

积分

二级会员(20)

Rank: 2Rank: 2

积分
53
9#
发表于 2015-8-25 14:48 | 只看该作者
谢谢

2

主题

10

帖子

72

积分

二级会员(20)

Rank: 2Rank: 2

积分
72
10#
发表于 2015-9-7 16:00 | 只看该作者
感谢楼主
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-2-22 16:44 , Processed in 0.069790 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表