|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大规模芯片都集成了很多功能模块,但是在实际的电路设计中不可能把芯片所有的功能模块(或者说接口)全部用上,因此总会有或多或少的管脚会“用不上”,那这些未用的管脚一般怎么处理呢?/ j- {$ ^ u, h, C
管脚一般大致分为如下几类:( u- [4 _+ \5 t7 F6 f' ?
1)input 输入;
% Q$ A, ^! e. k6 L4 d( K( z' I2)output 输出;/ ]8 D n) D4 t$ [! e4 w7 t
3)Bidirectional 输入/输出$ o0 c3 e8 s" b6 a5 h5 ~- t. s7 c
4)power 电源地
4 p* r+ p6 N# z7 h% q! N; a# V0 N) c2 F6 o# U8 i4 G
7 S8 T; l. L) j; |3 x于输出管脚Output pin,除非芯片有特殊说明和要求之外,都是可以直接悬空处理的;4 Y) v b& p' s3 v' Y# E" Z
既是输出又是输入的Bidirectional,一般这一类管脚通常就当做输出管脚来看待即可;* t. [) D" A: w: e- Y" m; r6 [
input 对照器件手册里说明的设置:5 U. |/ w; i3 q8 n6 ]! w( \( K T
1)时钟输入类功能的管脚,不用时直接接地处理或者通过一个下拉电阻接地,防止管脚受到干扰影响芯片正常运行;' a2 P! `& Q" Y' z* U
2)一些使能控制类的管脚,如果不使用,最好上下拉到一个固定的功能触发电平,让管脚有一个稳定的参考电平输入;4 S+ g8 s# `! x& p3 f. }. T
3)对于硬件配置类功能的管脚,不用时也需要固定为高电平或者低电平,当然大多数的芯片内部一般都有默认的上下拉匹配,也可以选择悬空处理,但是如果是比较敏感的信号的话,外部一个强制的上下拉会可靠很多;
6 i& ]3 R" B1 V# d( L6 y4)对个别管脚在不确定的情况下,最好把上下拉电阻都预留,调试的时候可以根据实际表现来选择是上拉还是下拉;
- l: u8 v" G x# {
4 X) \, B' M) [9 F/ l- C" A
: p( l% ^5 j2 {- e( Q各位大神们 ,这样是不是就比较全面?还有什么需要注意的吗?
- T" `1 P. }" j) g: h |
|