EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Cadence_CPG_Mkt 于 2017-11-29 17:07 编辑
9 l1 p2 L+ K4 o8 _( c# B g7 [
& A' t. H) U7 s$ f
, P; t" d* \2 R/ p& Z w9 |' r$ `* n& P; C- c3 P
简介 * P) k2 M2 |7 Q* W. l( E- n
Cadence Sigrity解决方案,2012 年Cadence公司以8千万美元收购Sigrity公司,原提供用于IC封装物理设计和电源完整性、信号完整性、设计阶段电磁干扰(EMI)分析的软件: 分析包括芯片、IC封装和印刷电路板在内的设计。原Sigrity公司创建于1997年,凭借在仿真中使用针对电子结构的电磁计算技术和混合求解技术,获得美国国家自然科学基金会奖项。 4 F6 Z' T* g, Y# y; I! u
Cadence公司收购Sigrity公司之后,对Sigrity 产品线做出一系列整合,更好地支持、对接同一公司下的PCB设计和IC封装设计软件,并且持续地创新和扩展产品技术, 包括: 2015年,Cadence公司发布了Sigrity并行计算4-pack,可以使得PCB精确模型提取验证加速3倍,从而实现高效的产品设计。并且提供兼顾电源效应(power-aware)的系统信号完整性(SI)分析功能,支持全面JEDEC合规检查的LPDDR4分析,以及灵活的软件购买选项。 2016年,Cadence公司扩展了产品组合,提供升级的串行链路分析流程,包括IBIS-AMI建模技术、USB 3.1(Gen 2)合规工具包、以及剪切-缝合(cut-and-stitch)模型提取技术,可将长串行链路分段,分别使用3D全波建模或者混合提取技术建模。 2017年,Cadence Sigrity产品引入了几项专门用于加速PCB电源和信号完整性验收的新功能。与Cisco合作开发的“电源树” (PowerTree™)技术,实现基于团队合作的电源完整性(PI)解决方案,减少设计迭代,加速产品成功上市。 8 f& C% B6 e% v- F; q" h" X) ]! d1 B
* U+ \# x" {4 p& k完整解决方案9 s A0 \1 `9 O( }7 ?7 C |, p
' c( d$ k' K+ g6 {7 t: \6 s8 b
1. Allegro Sigrity串行链路分析解决方案 | 用于分析千兆位级串行链路的完整解决方案' W. \& g2 Q6 N5 C( \* W: t B) {! L
0 _2 I* F1 G, }( I( N/ ]' { Z核心价值 主要功能/特点 6 ^. o3 E, B$ C) Z# ^" ?8 ?
2. Allegro SigritySI Base信号完整性基础解决方案 | 先进的信号质量分析 ' Q8 f( J( o7 \& w
核心价值 # G( F, e0 h5 T E/ f/ M
主要功能/特点
5 R% N& _1 k4 H9 n1 h* Q/ E- w集成Allegro Sigrity SI Base和Allegro PCB编辑器
5 I/ y4 y5 W. Q3. AllegroSigrity PI Base 电源完整性基础解决方案 | 实现PI专家和非专家协同合作的电源完整性分析工具 1 v$ P, z9 P. A
核心价值 定位需要更改布局的区域,以提高电源完整性 为PDN分析提供高级建模和PI仿真 在封装或板级仿真PDN PFE有助于去耦电容的选择和放置
0 P# i, ]- @" k3 b. n' E* j7 ^: r P# p- S8 N0 p. w6 u! {9 C4 S
主要功能/特点 执行一级PI分析 尽早发现设计错误,提高设计一次性成功率 采用以PI为核心的约束条件,缩短设计周期 设计面板与layout分析环境二者紧密集成 准确定位需要修改的物理位置,以提高PDN性能
0 v& @% A1 x3 C1 J. {
/ ]. `8 B3 ]9 y) V1 i$ TAllegro技术环境集成Sigrity电源分析技术 - ^# {* J* ]$ V
4. Allegro Sigrity Power-Aware 兼顾电源的信号完整性解决方案 | 源同步并行总线分析的完整解决方案 * M4 u, E# e6 _7 l
核心价值 % S+ E0 Y* L& C+ ]- Y. @5 K
非理想电源/地仿真(下图)与理想电源/地仿真(上图) 5 l) {+ x4 H1 a) C! R) }6 V: f6 n0 y
5. Allegro Sigrity 电源完整性验收和优化解决方案 | PI专家的签收级AC和DC分析工具
6 `8 t9 U8 m" F W, i核心价值 PCB和IC封装设计AC及DC PI分析的验收级精确度 可用于单项工具模式或作为一个集成Allegro Sigrity解决方案 设计面板功能方便用户在分析PCB或IC封装的同时查看和修改设计 6 ]$ t+ l& b9 D
8 S- ~ s6 ]3 c& m主要功能/特点 Allegro设计面板功能可让您在分析Allegro PCB或IC封装设计时查看和修改设计 兼顾热能的分析功能,可以同时考虑器件热和焦耳热 电气评估功能可让您快速对设计的电气质量进行一级评估 与Allegro PCB和IC封装工具的约束管理系统无缝配合
! [" ^: I+ v) y3 D0 x, q' Q
) H4 z' ?+ [; l2 d0 |' M: ZAllegroSigrity PI 验收和优化解决方案与AllegroSigrity PI Base一起,允许单个用户访问以下的Sigrity专项工具,或使用整合的AllegroSigrity解决方案:
7 V9 X2 g9 i# W9 a& d % D0 P2 j* t7 p9 \3 z G( Q
# N* h; N P% n# a: A, k) _5 C ) V- d" S* z! E1 M% {
将这些Sigrity电源完整性工具集成到一个解决方案中,Allegro Sigrity PI 验收和优化解决方案可使它们与设计面板无缝集成 $ o+ e8 W b" M& S2 k$ ?& s% H# \
6. Allegro Sigrity 封装评估和提取解决方案 | 完整的IC封装评估和建模解决方案
" m8 c0 I7 h( b( F: k9 D核心价值
r# r+ s5 u/ V& v. t$ K9 i6 w/ Q) x3 p
专项工具
2 K, _) h; k# a9 i. o$ ^1 v2 Z- q4 u5 U: m
1. Sigrity PowerSI | 对整个IC封装或PCB进行快速准确的电气分析
% u. d& \5 }4 a: d f" ?
* o# J& y k) \+ f$ mPowerSI是一款用于高级信号完整性、电源完整性和设计阶段EMI分析的虚拟多端口矢量网络分析器。 支持S参数模型提取、走线阻抗和耦合检查,为整个IC封装和PCB设计提供多种频域分析模式。
, I; d0 d1 u/ E- v2 ]" `+ p t: s4 Z; K6 A0 Z! D# a5 Q
核心价值 市场主导产品,是进行关键PI、SI分析的必选工具 IC封装和PCB结构的高精度建模 单端和混合模式结果及后处理 自适应频率采样和智能结果存储 支持元器件/电路模型且不限制端口数 集成PowerDC™技术,确保直至DC的模型精度 流线型工作流程,简化设置步骤 集成全波和准静态3DEM求解器 $ h7 ]4 X2 ?' o- M9 O; K
频域SI,PI和EMC
/ b8 e3 ]1 |% O; H H3 Q2. Sigrity PowerDC | 确保供电可靠
1 k& R( }# O5 @- w t
. E r& X8 v& S7 `' KPowerDC是用于IC封装和PCB设计的高效DC验收解决方案,可进行电/热协同仿真,以最大限度地提高精度,可快速定位压降和电流的热点,自动找到最佳的感应线位置。
3 n5 E2 k' U1 k7 f0 Y3 B4 `& n1 |$ e
核心价值 PCB 和封装领域的第一个也是唯一的集成和自动化电/热协同仿真 持有专利的自动远程感应线定位,可有效节约时间 最快、最准确的压降解决方案 丰富的可视化选项,可快速进行设计改进 独特的可视化方框图结果,支持设计假设(what-if)分析 分块化多板E/T协同仿真 统一管理设置参数 集成 Allegro Sigrity PI 解决方案5 V) X; {" s% B9 q- ]6 }
& e. t8 \: N* F2 F
多板E/T协同仿真 " C- [& t2 O- i5 q
完整设计流程解决方案
) K: f' C9 D$ D2 V
4 U8 a+ K/ f3 \ H. ?1. PDN 设计 | 集成布局和分析解决方案的约束驱动设计0 t6 h6 z# s+ \$ k. w
( H% b( H5 `/ B" ~( j: T: R. _) s, U
核心价值 基于团队的约束驱动设计流程:PCB布局专家执行一级PI分析,因此PI专家可以专注于高级分析任务 自动化设置AC和DCPI分析,并复用以前的设置,以便快速有效地分析设计变更 使用DRC标记和交叉定位,轻松识别需要满足PDN特定要求的布局布线变更
; }6 i ~' v: v3 F 2. LPDDR4 完整解决方案 | LPDDR4设计兼顾电源的精确解决方案& t. _. w8 L5 P" }5 H
: z- ^+ d5 N9 j2 g
核心价值 多协议设计IP 硅级精确兼顾电源的IBIS模型 虚拟参考设计 精确的LPDDR4封装模型 完整的设计流程,以加快PCB分析
. { D' n7 X8 i1 L( Z7 l$ [ ; l. R. W; Y% j/ }# p: s( T" j( B2 a
3. IO-SSO 分析套件 | 您成功仿真所需的所有技术
; L. x* ]/ v& s) F- N. T
" g: E. U8 i: i( e* V* q3 y核心价值 6 f( @% W; J6 c& |
# H7 {) ?. e5 q1 N/ p7 Z8 F5 s' T
欢迎您的评论!
, G* t. W+ D$ F1 H
. ~! ?( q) b! I h您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
* ?5 n6 a5 n) ~0 {% l( i+ H/ H5 t1 ?% k+ i
; s1 D7 j$ S8 T7 R" G
|