|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑
+ r+ e/ o: A: u& ? N- q% w5 o. o- G) p
EDA365论坛 MENTOR XPEDITION 官方交流群:345944725 . O7 a/ Z( [1 U# a- ^0 I1 A
Mentor Xpedition 从零开始做工程 手把手实例教学 视频课程
7 k- a" f1 L- L) B$ ~; b% Z
: P) w$ E5 \7 @0 ?# P! y: O
/ X: j6 M# ]6 ~8 i2 `- s2 @声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。9 k+ s9 c, }6 ? T& g' R* V: _
. J8 o& Y. W7 o* s1 ^ u% Z$ Y% W
感谢EDA学堂提供的交流空间。" F* e5 _3 G1 T+ ~/ L8 ?
感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。
- H' I, C" a* N) G0 \9 s! Z7 ?感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。
% L0 H, Z4 }9 S8 M+ G; c8 s* d; ~) T. Q& s. e
本视频的EDA学堂传送门:http://mooc.eda365.com/course/186
$ W' y( o s/ h0 A5 b% N) [5 ?) T如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!!
$ T, g5 }$ W4 F- C2 ~/ ~
& t& z) z0 K6 H新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。
7 V$ b+ g- ?/ U5 ~# I- i" U
. p0 b0 w& v5 t) |. _: z【国内首套 详解Mentor Xpedition设计流程的视频】
% o- M0 u: |& T4 u$ @& N( l作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。8 \) g1 x( I) U8 e
0 d, m2 Y! ~6 L- o9 @; k4 A
课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。
3 K0 p* s6 T; O
! u& h: T: G$ T2 q- S注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。& U& Q" e6 z3 E) j
- x* }( V4 s; @, E: P5 N; y血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!4 S: ~5 N' o9 k! @$ I: W& u4 [
. [. {! o5 l( [* s- j1 P4 ~/ ~! a# i% @* l
附:已上传的课时列表7 O6 i( N5 v0 r9 O
% [8 ?2 @" e- q3 Z( `
第 1 章 :教学工程简介 8 V' U8 o2 { Q( A
课时1:教学工程简介 05:48
: `$ l& n+ F, W" D3 @1 R! k' r 课时2:关于课程资料无法下载的解决办法 % \7 I3 V( ~* V) q2 w
第 2 章 :建库流程与库管理 3 C4 ]8 h& _! y; l/ Q% V( A. W
第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装
2 D9 {3 J- i2 h0 Q6 R- u5 C 课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59
2 r2 T0 p. g1 Q* \. @ F( b 课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21
: p% @6 ]3 t; Q( d5 m# m* G 课时5:编辑与修改Symbol的管脚属性 20:41 ! z1 H7 |7 O, ^; g$ w' {; z3 l
课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07
: [: I, T$ i: w2 X2 _9 w1 E 第 2 节 :不使用向导,纯手工建立一个异形封装
2 ~% C1 {; C+ R9 w" a: b 课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31 3 e# \0 S) c, ^2 o- E8 u. y
课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51
' O& @- \5 t9 B. C7 e' p! p6 S 课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04
3 K: D! D* N \! P( H2 N0 I/ d 第 3 节 :标准分立器件的建库、库管理注意要点 1 a% K/ d1 g4 e5 g$ b, o! w
课时10:课前说明 $ S( J0 N; x7 R7 _
课时11:标准阻容感封装的导入,原理图页的边框 38:06 . p/ i7 ?, L J& }8 I; [
课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54
; ^0 O+ L; ~ G2 F# N 第 4 节 :对于群友建库问题的解答与补充
. O5 ~5 P9 F! ]: O) ^$ p 课时13:课前说明
; G0 D# l. \; D7 k; h' e( U 课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29 * f: M% r" L; e
第 3 章 :工程管理与原理图绘制
: J/ K( E I7 s" l. d) x0 T% F- q 第 1 节 :新建工程、讲解Xpedition的工程概念 + A3 _% C0 z/ o9 g/ R& x
课时15:课前说明 / q$ M1 M- l* G. E, T7 l
课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41
2 W, t2 b! P2 e" N 第 2 节 :设置过程中的疑问解答 9 D+ d6 \5 g, W# r9 T
课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33
2 t) w0 @; Z2 X' h$ T 课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40
, S* c0 t* F4 q3 M8 l. y4 s5 G! { 第 3 节 :原理图的绘制与EEVX原理图新功能的讲解 % e7 }5 ?" F Z6 h
课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02 2 ]$ T, N* g: r$ U* V8 a; l8 _
课时20:根据实践来修正中心库 16:03 2 T7 ]! I! _; U( J. C
课时21:原理图绘制的操作细节补充 38:04 5 ?( }7 ~( P7 H& A
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18 7 L- \: B f7 g) m$ G% y7 g* E0 E
第 4 章 :PCB Layout 与规则管理器CES ?
$ @4 j: r1 n' H 第 1 节 :详解一块全新的PCB要如何入手
% f) w8 r- e# U 课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06 ?
, E, H$ O& r6 J# n& K1 | 课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:408 S5 K; C% m8 `& a0 T
课时25:从DXF文件导入板框 21:23' _: h0 _( T" z6 }5 y7 ^; B
课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13* h# u4 Z" Z) r1 s8 w+ p. [
第 2 节 :PCB Placement(器件的放置与布局)
6 U" c2 U4 q0 l& n1 \- H! Z& G6 d 课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:12
% p& p% ~3 Y- {% [) O' j4 F( x 课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:13! x! H5 A8 C* z$ e
? 课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 ? 31:35 ?
5 g. z. y& U: i' B6 ~7 D/ c, K ? 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 ? : v+ I G( X3 G- F5 W; n
第 3 节 :布线、铺铜与规则设置 $ O& ]$ j* n8 @% V( X e
? 课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19 ? " R! }0 m6 u! z' E$ V @) z
? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41 ? 1 l& P m" a, _
? 课时33:区域规则设置,差分线的两种实现方法 47:49 ?
4 _/ O# G5 [; O? 课时34:差分线等长设置,差分线的单根调节 19:35 ? }7 u2 ]& E6 b; y
? 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 ?
4 ^. i7 b* E) A? 课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 ?
3 R: a7 B# r* W7 k0 }2 b+ O? 课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 ? h1 H3 L- g0 K9 Z+ y9 l& X
? 课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03 ?
( ]/ }0 _3 J; n& j2 F! Z4 ? 第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) " z) f7 K6 f1 ^* e+ i! h
? 课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ?
, c) t9 I9 X2 k, P! Z第 5 章 :完整的工程出图 ) w$ F% s; E* \: U0 y, g$ n
? 课时40:DRC 逐项检查 33:29 ? 0 I; H `/ D- {3 o4 Y4 K1 p4 d
? 课时41:生成钻孔文件、电气层光绘文件 35:43 ?
5 V9 H$ j- S1 U% w; E1 M8 F+ y? 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06 ? s6 K# _2 g0 ]* P9 m) c
? 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29
. E& E1 |/ T8 \' Y7 E" E s: M; m+ t* R
& c& T0 s6 L, K2 \- h F
5 b/ H7 T& ~, f" F
5 D0 g' a+ E8 m& r6 m4 `! f S% D6 S) g8 a7 d q
& X/ C& n+ R9 o4 M
5 a% ^, ^- q+ `6 ~ r# [% z3 `1 k! ]( i( V; z# m z' i9 A
M7 \0 j" _9 a% K, L7 }$ g: S1 }; {$ h2 E# l& M9 n
|
|