|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 prince_yu 于 2016-7-3 21:07 编辑
/ c# R5 Z! F. V. k4 O/ R% z2 q0 y2 D8 Z. x
EDA365论坛 MENTOR XPEDITION 官方交流群:345944725 / T' j7 f1 ~# _
Mentor Xpedition 从零开始做工程 手把手实例教学 视频课程
+ \3 o2 y, U& I( C
9 t1 h6 _, d6 B1 I
" p2 x- j$ F* ?# i$ E声明:本视频内容仅涉及Mentor公司的Xpedition软件的操作和使用的教学,仅供个人研究和参考。视频版权归本人与网站所有,如未授权请勿传播。本视频涉及的所有资源均来自于网络。本人不对视频中出现的任何参考资料、言论、观点负责。. v1 R! x+ B1 g9 W! i& h
: W. L- i! O8 \ ?# L$ M感谢EDA学堂提供的交流空间。
5 C- }& Y' s/ X" v& s感谢超版Jimmy(林超文)的经典教材《Mentor Expedition实战攻略与高速PCB设计》。; Y0 V& ~ Z( U
感谢官方群里各位兄弟姐妹们的肯定,是你们让我有了一直录下去的动力。
# p8 Y. [; {, O0 n4 w8 c+ ?6 h% U( E/ K* g
本视频的EDA学堂传送门:http://mooc.eda365.com/course/186
7 X0 c% T7 S2 y' q P7 X/ i如果觉得视频帮到了您,还请一定要给个好评啊,万分感谢!!
* x1 \- t; e$ w+ H2 p7 M3 ?
, H, s% z/ w. Y1 d+ {# n+ j6 z新书《Mentor Xpedition 从零开始做工程之高速PCB设计》一书即将出版,曾花费50元购买过课程的同学,可以按新书上市后售价抵扣50元购买,具体请参见新书专区,直接联系我,通过支付宝转账50元给您。
" t* J( Q9 } A9 R# v1 K1 J% Y; {3 N/ \4 [) E
【国内首套 详解Mentor Xpedition设计流程的视频】 6 `' w: p$ n4 |1 h' W% I/ \
作者就职于国内某大型通讯公司,对Mentor Expedition流程有着深刻理解,能从工程实践的角度为大家带来极其详细的软件讲解。视频的前几节可以免费试看,值不值得购买,看看就知道了。9 Q. ]5 p! p ~
- D+ x% K$ \9 H2 q课程通过对一块小的通信板卡的PCB制作,从零开始,非常详细地演示了整个Xpedition进行工程制作的流程。请大家安装好Mentor Xpedition或者Expedition7.9.X版本,还有Mentor LP-Wizard,跟着我一起做起来吧。
7 Z# U* o" W1 o4 Q
! W- ?/ N; D5 T* R" }6 U2 B- S注意:使用MENTOR时,切记要关闭“有道词典”等词典的划词、取词功能,该功能会扰乱软件的使用,比如PCB里框选之后就会自动复制。另外,国产杀毒软件对建库的Symbol Editor的一个NSE组件会误杀,造成不能编辑Symbol,建议改用卡巴或者麦咖啡,另外360安全卫士也不错。
7 q8 t" q/ v) e4 R2 m7 |! x6 Z8 \+ C( H3 {6 Z# D
血的教训:所有Mentor里面涉及到的命名或者路径,请不要使用任何空格(可用下划线代替),最好也不要使用小数点,杜绝任何中文字符,否则有很大的概率出现各种奇葩错误!8 N: b i v3 e6 F6 R
# A! Q1 {3 v* x% z& Y; @+ f
0 a% D+ p; k3 b7 y+ K3 h; b# z附:已上传的课时列表
7 Y0 \/ |: b$ `
) |- w1 L2 N5 n6 p6 j/ S" B+ j6 l第 1 章 :教学工程简介 6 E0 p+ {. ?3 y7 I0 t
课时1:教学工程简介 05:48
3 f; M3 v, U3 `( N! u 课时2:关于课程资料无法下载的解决办法 : H$ A5 B4 m! L! W. g
第 2 章 :建库流程与库管理
. @; s3 u; T1 T0 |& q 第 1 节 :在LP-Wizard的帮助下,建好一个标准器件的封装 , }& d" D. S7 ]1 F% |
课时3:新建库、库管理、用LP-WIZARD生成标准CELL、调整管脚与丝印 51:59 " [- ?. N/ ]2 p: M8 M. K
课时4:用LP-Wizard调整BGA封装、新建Symbol、批量导入Symbol的管脚并放置 27:21
9 X- b+ k3 _; N7 \& _ 课时5:编辑与修改Symbol的管脚属性 20:41
. k8 Q9 R; O) p 课时6:给Symbol添加位号、将Symbol和Cell组建成Part、Part中备用Cell的作用 20:07
0 }. Y3 z* N$ G4 C3 e 第 2 节 :不使用向导,纯手工建立一个异形封装
' |, W- [( {, c; I9 p 课时7:原理图配色、手工建Symbol步骤、Pin脚批量导入CSV、批量添加属性、新建CELL 30:31
4 d: ]% ?! Q, v4 c 课时8:Cell的属性设置、管脚添加、焊盘栈的新建、焊盘库的管理 29:51 , O: A) f4 @: `. c' W
课时9:Cell管脚的坐标精确放置、更改原点、丝印的绘制、线段打断、鼠标的悬浮吸附 34:04 ( U5 q+ ~" s1 M/ U$ y Q
第 3 节 :标准分立器件的建库、库管理注意要点
' h+ x, G, @( k, h. K6 k6 G 课时10:课前说明 # A8 d% t6 F+ h1 w: t% n- S
课时11:标准阻容感封装的导入,原理图页的边框 38:06
; z& e: {/ @! D3 q 课时12:电源和地、交叉参考符号、库文件的结构与管理、个人PLB快捷设置 19:54 8 ^6 o6 b7 f/ R9 s4 u+ v4 a
第 4 节 :对于群友建库问题的解答与补充 , K$ o+ Q9 K: ^, J; K
课时13:课前说明
2 A X+ C1 ^- ?" G" L$ O' A/ H6 l+ x 课时14:EE795的CSV导入,分离大器件的Symbol演示、LP-Wizard封装计算器、原理图修正 30:29
! n& K- z8 F7 ?9 z第 3 章 :工程管理与原理图绘制
! t$ ]6 K& B; o. G5 y4 D 第 1 节 :新建工程、讲解Xpedition的工程概念 4 ?0 Y9 N* [+ s. H- P2 o& o
课时15:课前说明 + s: @2 ]- A I
课时16:新建工程、iCDB初接触、工程备份、边框设定、调入器件、字体修改、工程精简与修复 49:41
( c% [: v+ j% X1 E% U 第 2 节 :设置过程中的疑问解答 : L: Z2 x; b9 K6 j6 o. T
课时17:EE795模板问题、symbol与原理图的copy问题、工程文件夹管理经验 26:33
% {% F/ k, L8 M. S' P+ \ 课时18:原理图与PCB的对应问题、图页特性的添加调整、器件高度属性问题 26:40
1 L5 N9 u, a+ n7 W( P; ] 第 3 节 :原理图的绘制与EEVX原理图新功能的讲解
4 Q) N' p5 L0 s. ~: M% V 课时19:设置特殊符号、讲解VX新功能、放置符号、连线 36:02 . A7 V, ?6 r) b! a I8 G4 D
课时20:根据实践来修正中心库 16:03
6 g1 D t& R; _7 @% Y 课时21:原理图绘制的操作细节补充 38:04 ' t9 W, `+ V8 j& C; ]" t- ^
课时22:继续补充细节、批量重命名位号、生成交叉参考、DRC与打包、根据PDF查错 32:18
) T2 b, U/ h2 p第 4 章 :PCB Layout 与规则管理器CES ? 5 ^% Y$ L1 r+ y) Q0 L
第 1 节 :详解一块全新的PCB要如何入手
* v% I& D$ W0 K9 ?; w0 R: Y. k 课时23:总线画法,xPCB界面初探、常用鼠标Stroke、打包同步、层数更换、阻抗计算 48:06 ? % ~( M M; { h$ @% s- x+ q$ `
课时24:过孔设置、跳线(埋阻)设置、手动修改板框、边缘倒角 28:405 f A O) ^- I8 d! g \1 T; h
课时25:从DXF文件导入板框 21:23$ l0 H5 y* {, h& U; f; ~
课时26:从IDF(EMN)文件一次性导入板框、机械孔、挖空区域、禁布区 19:13
1 |5 m9 i0 R* R" j% ^" X 第 2 节 :PCB Placement(器件的放置与布局)
" Q( l8 J! \& I' M" Y. g 课时27:xPCB新功能:分组布局、局部显示飞线、智能自动放置、交互式布局 44:12
+ m! V, A) F, T5 ~; r! i 课时28:封装的替换与重置、3D显示、间距设置、极限靠近与推挤、器件对齐 30:13
' v; s3 q, W# c# `9 |4 e ? 课时29:高级篇:组内分组,模块化复制粘贴,多人合作布局,整体坐标精确移动 ? 31:35 ?
. C0 l g1 M; w; T9 d; l ? 课时30:高级篇:位号修正,批量命名的风险,MS与PC命令用法,选择列表用于精确选择与复制 34:09 ? " J6 u& e N6 Q! U i- C A0 L
第 3 节 :布线、铺铜与规则设置 9 d/ e5 k2 B C( \3 C7 V
? 课时31:单端线检查、叠层设置、过孔、基本线宽与间距规则、走线宽度变换 45:19 ? / X3 k3 z" T3 M# h: S+ s0 O+ @
? 课时32:推荐的规则设置,飞线筛选,走线、推挤与打孔详解,Pad Entry设置 52:41 ?
, C* U: I* N5 o+ X? 课时33:区域规则设置,差分线的两种实现方法 47:49 ? & R% c+ x) S; O, _( S; K
? 课时34:差分线等长设置,差分线的单根调节 19:35 ? / H5 W; x6 a" e1 |0 ~. `
? 课时35:高级篇:绘图模式走线、走线批量换层、弧形线的处理、草图布线功能、 走线拓扑结构、总线的公式等长、绕线设置补充 46:58 ?
1 o$ }/ [! [; r+ w$ m? 课时36:高级篇:飞线的动态过滤,用Pin Pair设置DDR拓扑等长 15:25 ?
- y; [, N, N! g7 K? 课时37:铺铜详解(铺铜类型、优先级、挖空、禁布、合并、绝对铜皮、单独热焊盘设置) 33:25 ? 9 u8 C: a) n6 v( ^* Z
? 课时38:高级篇:射频阻抗线的Z轴避让,用过孔缝合铜皮,批量打孔 33:03 ?
8 {) Q# U$ w, h( U. E) O R 第 4 节 :Layout全过程(3倍速,无声,仅供参考,可跳过不看) " J. C5 p0 v8 i0 I/ ?$ a; y
? 课时39:完整走线过程(3倍速),4层走完,以防Cost Down降层 108:09 ?
6 Q/ X! C W6 Y第 5 章 :完整的工程出图
0 A5 P. n$ ]- d# J/ `% `. I? 课时40:DRC 逐项检查 33:29 ? . s, L* R7 I6 H9 m$ S
? 课时41:生成钻孔文件、电气层光绘文件 35:43 ?
+ Z! o5 E; U( O# T: S8 \; \; y" t' w? 课时42:生成丝印层、装配层光绘文件,装配PDF输出 21:06 ? 7 t; f7 L* x$ ?5 r8 `
? 课时43:(Report Writer)坐标文件、IPC网表文件输出 16:29: x7 M8 C. u8 f6 w9 x' V2 O1 B. n2 m& N
+ h1 e9 |3 k+ {* j% I$ h
- T7 Z6 F& A O( |6 Z e8 X+ Q% C0 P- [) L) Q
* M' j8 x0 H/ q) b: I( R$ l8 u) Z6 ~( D8 u
# S% U0 b( J/ Q4 e
4 U \7 ^6 \4 r, q8 o
9 b1 Q6 N2 A5 p# W' {* R* j: t5 t+ d
+ ?5 E+ H' e0 E5 {# Q
|
|