找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4943|回复: 28
打印 上一主题 下一主题

抛砖引玉 DC-DC升压电路layout如何减少输出纹波

  [复制链接]

39

主题

758

帖子

4113

积分

五级会员(50)

Rank: 5

积分
4113
跳转到指定楼层
1#
发表于 2013-1-13 12:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
      DC-DC升压电路,由于线路的架构,注定有或多或少的纹波。 一般的电路中,敏感程度较低的,纹波只是影响电源使用效率而已,但如果电路比较敏感,那纹波的抑制就显得很重要。; X* C+ J/ a8 Q  P9 x; Q
     纹波的来源主要有两点:1.元器件的参数。2.PCBlayout。
; n  g* `9 o  a( C  d     元器件的参数,输出电容要选用ESR比较低的,电感除了感量合适,电感的内阻要尽量小,二级管尽量选用导通压降较小的肖特基。元器件的选用除了性能以外,还要涉及成本。工程是折衷的,除了考虑性能以外,还要兼顾成本,不然做出来的产品“叫好不叫卖”。
* f" L' y( c8 Q/ \7 ?9 L/ C7 j) J8 B     一旦选好了元器件,那只能通过合理的layout来抑制纹波的产生。
: _' I8 L7 S7 _$ K8 @$ |% Z ! a3 M% ~6 q5 E4 B& w' F8 E
       主意以下几点,可以一定程度的降低输出纹波3 p/ F# i; ~) @
       1.输入电容的地与输出电容的地单点接地。3 `& C2 W" p3 N, v/ T4 |7 m+ L( B
       2.FB远离潜在的噪声源,不应FB的布线置于电感或是二极管的下方。: U9 E/ v0 `1 G, x3 U
       3.输出电容的接地要尽量短、粗,输出电容要挨着输出二极管。# M8 Q  _  B& X- B" j3 S# \8 g/ N
       4.条件允许的情况,可以加磁珠配合滤波。
( V- B: B6 [  d% \9 h( s       5.电感下面,IC下面,尽量避空。* A3 v+ V, c  `" {# Y4 _4 v
期待高手斧正!

点评

支持!: 5.0
还有,输入的大电容要紧靠电感,输出的大电容要紧靠二极管。  发表于 2014-8-28 16:01
支持!: 5
太感谢了,  发表于 2014-6-23 13:10

评分

参与人数 1贡献 +2 收起 理由
mishuangxi + 2

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏6 支持!支持!1 反对!反对!
时常捡一点过期狗粮,勉强度日,毕竟生活总要继续

25

主题

468

帖子

3646

积分

五级会员(50)

Rank: 5

积分
3646
推荐
发表于 2015-2-10 11:04 | 只看该作者
mishuangxi 发表于 2013-1-26 11:32
( \) M! a" p' A/ e- E注意DC/DC的三个回路,导通回路,截止回路,反馈回路(FB)

! b3 Q: G  d  Y3 p! b你好,我对所说的3个回路重要性十分赞同,能否用实例说明一下,附件有一些例子能否简单阐述一下。谢谢!
6 u- p* L, C3 L( K( m

电感吱吱声.rar

488.41 KB, 下载次数: 36, 下载积分: 威望 -5

希望能简单阐述一下3个回路,最好能说明下分别有哪些影响

46

主题

489

帖子

2254

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2254
推荐
发表于 2015-3-11 16:12 | 只看该作者
jjmhere 发表于 2013-7-2 10:04
+ ]' `: f  E& O) r/ e$ k$ v能否具体说一下操作。。。。

$ V5 y/ R6 A3 ^+ k3 t电感下面不能整体覆铜或走线;整体覆铜降低电感的能力,走线的话信号易互相干扰
9 Q; R5 ^, r  M. i; C3 H

0

主题

85

帖子

341

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
341
推荐
发表于 2015-3-3 18:33 | 只看该作者
IC反馈环路面积尽量的小,并做露铜处理,单点接地这个就不必说了,输出滤波电容同规格的情况下尽量用体积大的,说的不对请指出

0

主题

6

帖子

542

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
542
5#
发表于 2013-1-13 20:32 | 只看该作者
学习,学习,顶起!!

评分

参与人数 1贡献 +5 收起 理由
skatecom + 5 谢谢,交流共促进!

查看全部评分

24

主题

319

帖子

1741

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1741
6#
发表于 2013-1-15 22:02 | 只看该作者
小功率没怎么严格。
, u; r8 \* Y% ~, w) Y$ y- p注意接地点一般就可以。倒是TYPE II 要细调参数。

21

主题

103

帖子

201

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
201
7#
发表于 2013-1-26 11:32 | 只看该作者
注意DC/DC的三个回路,导通回路,截止回路,反馈回路(FB)

点评

你好,我对所说的3个回路重要性十分赞同,能否用实例说明一下,附件有一些例子能否简单阐述一下。谢谢!  详情 回复 发表于 2015-2-10 11:04

21

主题

103

帖子

201

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
201
8#
发表于 2013-1-26 11:33 | 只看该作者
三种回路要环路面积最小,IC下面全部铺地,以利于IC稳定工作,DC/DC电源IC是极重要!

48

主题

667

帖子

6031

积分

五级会员(50)

Rank: 5

积分
6031
9#
发表于 2013-1-26 16:38 | 只看该作者
呵呵

2

主题

64

帖子

127

积分

二级会员(20)

Rank: 2Rank: 2

积分
127
10#
发表于 2013-2-7 09:42 | 只看该作者
注意:纹波与噪声的区别,两者不能混为一谈。/ x' \0 g" L6 \8 b5 u1 |' k7 P
设计电路时与LAYOUT中,是要注意反馈回路,如果是输出电容是多个并联,就要考虑电容的均流。3 k# F6 e' N7 R
说道底:两个字“反馈”
  E# S% Q9 Q; \( Y0 l6 I影响的因素:(1)电感的自谐振参数。2 u. W5 f0 h4 j+ E
                   (2)输出电容的ESR
' B" o5 Q" C4 \9 G                   (3)零极点的补偿与穿越平率的计算。

32

主题

175

帖子

982

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
982
11#
发表于 2013-6-4 15:09 | 只看该作者
能否截个频,说一下什么事单点接地啊?非常感谢

8

主题

358

帖子

2541

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2541
12#
发表于 2013-6-4 15:44 | 只看该作者
好复杂!我只是知道输入电容,电感,二极管和输出电容排成一排摆放就好了,保证电流路径最短;FB取输出电容;保证每个电容一个地孔(对有地平面的PCb说的)这样就差不多了

0

主题

29

帖子

238

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
238
13#
发表于 2013-6-5 09:49 | 只看该作者
学习

5

主题

1254

帖子

2680

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2680
14#
发表于 2013-6-5 17:23 | 只看该作者
嗯,学习下!!

24

主题

279

帖子

868

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
868
15#
发表于 2013-6-8 09:38 | 只看该作者
注意几点主要是layout)1反馈的处理2地处理(包括地环路,输入输出电容地)3电感处理(下面可以挖空就挖空,不能有走线经过)

8

主题

324

帖子

4051

积分

五级会员(50)

Rank: 5

积分
4051
16#
发表于 2013-6-15 21:10 | 只看该作者
学习了,呵呵

28

主题

253

帖子

947

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
947
17#
发表于 2013-7-2 10:04 | 只看该作者
sphai 发表于 2013-6-8 09:38 & p# V9 `  z1 D1 J/ r/ Q" T, v9 [
注意几点主要是layout)1反馈的处理2地处理(包括地环路,输入输出电容地)3电感处理(下面可以挖空就挖空,不能 ...

5 }( t3 G& G( `$ p, r能否具体说一下操作。。。。

点评

电感下面不能整体覆铜或走线;整体覆铜降低电感的能力,走线的话信号易互相干扰  详情 回复 发表于 2015-3-11 16:12

2

主题

20

帖子

290

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
290
18#
发表于 2013-7-3 13:04 | 只看该作者
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-28 23:54 , Processed in 0.070160 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表