找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 639|回复: 2
打印 上一主题 下一主题

[仿真讨论] 关于晶体的典型布局布线要求

[复制链接]

2

主题

16

帖子

-8967

积分

未知游客(0)

积分
-8967
跳转到指定楼层
1#
发表于 2012-1-12 09:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,这里想请教下各位:晶体的典型布局布线要求是什么样的?(一般IC周围会有比如25MHZ的晶体XTALI和XTALO,外接负载电容,部分芯片还要求有限流电阻和反馈电阻),谢谢各位了,希望大家能给出宝贵的意见,最好能上图!3Q
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

2

主题

27

帖子

118

积分

二级会员(20)

Rank: 2Rank: 2

积分
118
2#
发表于 2012-1-20 20:44 | 只看该作者
CPU出为经过电阻,再到电容,最后到晶振脚,电容靠近晶振脚.周围不能走线.

24

主题

247

帖子

1284

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1284
3#
发表于 2012-2-2 13:41 | 只看该作者
CBOBO 发表于 2012-1-20 20:44
7 r# j( u# W; X) D$ U" z3 Z1 Y3 [6 lCPU出为经过电阻,再到电容,最后到晶振脚,电容靠近晶振脚.周围不能走线.
9 P0 C6 P& a; `1 c4 }+ K+ ]; _) L
为什么先经过电容再到晶振?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-23 23:25 , Processed in 0.057402 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表