找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2959|回复: 6
打印 上一主题 下一主题

求助 网表导入问题

[复制链接]

2

主题

16

帖子

-8952

积分

未知游客(0)

积分
-8952
跳转到指定楼层
1#
发表于 2011-9-26 22:34 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
(---------------------------------------------------------------------)' w" ]. s: ~6 y& q* X1 v
(                                                                     )7 t" H* S5 b8 L" T+ Z- s
(    Allegro Netrev Import Logic                                      )5 Q) r2 K5 k' C5 x  Q% \
(                                                                     )
, a1 V2 L. M1 s3 |1 n, _(    Drawing          : 112.brd                                       )
9 o$ @5 D5 p: y(    Software Version : 16.3S026                                      )9 B( d* [! }7 J0 e" H
(    Date/Time        : Sat Sep 26 22:31:00 2009                      )
' b: y8 {4 l7 ^0 N2 @7 ]2 X- |4 w(                                                                     )
+ z$ X* q% H7 X0 n! U* h1 W(---------------------------------------------------------------------): o% k" B" \; X0 S3 |7 K
$ T, i- ]5 K  q# w% q

$ c9 m& C# R% I- O7 B7 k# o, U------ Directives ------* W( P) \0 A" @
0 w. U9 e9 G+ Z8 Q5 M6 U5 {5 q6 C
RIPUP_ETCH FALSE;" }) ?6 m# Z$ X& {, ^; x
RIPUP_SYMBOLS ALWAYS;
# O& s! ^) }6 o5 m2 Q/ QMissing symbol has error FALSE;
6 U) e* g' J0 h7 xSCHEMATIC_DIRECTORY 'F:/cundang/allegro';% t8 W2 O2 }0 Y  d5 r* W
BOARD_DIRECTORY '';* z3 n1 e% \& H$ F
OLD_BOARD_NAME '112.brd';: N8 t! V) X1 Y& l& e
NEW_BOARD_NAME '112.brd';
2 [1 T# H4 \: T4 I! c  X- J% E5 t
9 [4 [4 }/ C  |9 _CmdLine: netrev -$ -i F:/cundang/allegro -y 1 F:/cundang/#Taaaaaa03952.tmp
% y  G, G5 b  P
1 Z* L6 D6 r6 R* R6 k/ P, X------ Preparing to read pst files ------$ a: A/ h" k" o1 b: }6 s+ E

/ Y+ y1 o' r% \Starting to read F:/cundang/allegro/pstchip.dat , i! m/ y. s, u9 i. ?3 p
   Finished reading F:/cundang/allegro/pstchip.dat (00:00:00.10). l9 @1 q* T. ?
Starting to read F:/cundang/allegro/pstxprt.dat
8 k0 ?9 C. H  y3 [5 Y   Finished reading F:/cundang/allegro/pstxprt.dat (00:00:00.00)
* a, \- E6 }9 f. J" Z# LStarting to read F:/cundang/allegro/pstxnet.dat
2 _' Q* q$ I* d4 Z3 z   Finished reading F:/cundang/allegro/pstxnet.dat (00:00:00.00)9 l" R; E% ]% V* g& W4 o
. m! ~) y$ t9 d9 T7 X
------ Oversights/Warnings/Errors ------5 ]8 x5 O. A; \8 d* B
" A9 Z" N& F2 n

" V* e; C" @4 K#1   WARNING(SPMHNI-192): Device/Symbol check warning detected.
2 |( m4 I6 {. X- F4 n9 m% K' C2 h* ^% I  @% Z
WARNING(SPMHNI-194): Symbol 'CAPPR150-400X500' for device 'CAP_CAPPR150-400X500_470UF' not found in PSMPATH or must be "dbdoctor"ed." [! K- B: x8 n0 z  y
. l5 |7 e. I& y8 g0 m$ D, S' D
#2   WARNING(SPMHNI-192): Device/Symbol check warning detected.
3 C! f' I( e9 ^& F& }& J( w# W
$ B4 \9 }* I5 [' BWARNING(SPMHNI-194): Symbol '254-2P' for device 'B2S_2_254-2P_B2S' not found in PSMPATH or must be "dbdoctor"ed.% e6 A) G& E+ N/ e
5 Q4 T( Z) ]+ P8 W  Z7 I1 K
#3   WARNING(SPMHNI-192): Device/Symbol check warning detected.) Q+ W5 j$ ~9 K4 j1 P3 _

1 B: u3 `! H2 Y3 h; a+ [WARNING(SPMHNI-194): Symbol 'RES650-320X170' for device 'R_RES650-320X170_10K' not found in PSMPATH or must be "dbdoctor"ed./ l0 X& V3 O  [! N2 x% f
" t% N2 j  \4 g! z; r
#4   WARNING(SPMHNI-192): Device/Symbol check warning detected.
8 {6 c+ k$ {; `, l" j. V8 e5 R. M' y( p  r* }9 {3 q' J7 ^
WARNING(SPMHNI-194): Symbol 'DIP8' for device 'LM358_2_DIP8_LM358' not found in PSMPATH or must be "dbdoctor"ed.4 q/ N+ X3 E# `- L& O& ~

6 i* n$ g( o3 o6 y& j4 F/ G    Alternatively, the JEDEC_TYPE is not defined for the device in the pstchip.dat.! e- _# T2 m3 |$ h$ O3 Z! a6 G
3 }% N4 V0 d: {) {- x
#5   WARNING(SPMHNI-192): Device/Symbol check warning detected.
  p6 Y, W& V/ B  c3 G
+ r; B+ @- l) u( P9 f) xWARNING(SPMHNI-194): Symbol 'DIP8' for device 'LM358_1_DIP8_LM358' not found in PSMPATH or must be "dbdoctor"ed.: }8 ]$ ~& K! O, h9 t

; C; U  @$ t( ~  U8 b4 e  k6 i; o    Alternatively, the JEDEC_TYPE is not defined for the device in the pstchip.dat.
$ o2 e5 _7 \0 M/ W8 `2 c* f
% y; ]. ~( r5 f2 B6 Q( m  B$ C------ Library Paths ------9 |1 G2 P* T4 q( s
MODULEPATH =  .   O$ I+ G2 \% _
           C:/Cadence/SPB_16.3/share/local/pcb/modules
' [! \( Z  ]- |( C1 u9 U  `0 w
" f# M. i* z  W1 {& p4 x( tPSMPATH =  .
6 z. a3 n2 f' h! D: m4 z" J0 I           symbols $ m/ ~! _/ ^/ n0 \
           ..
8 g' B- o7 q/ p9 S/ q           ../symbols 1 t- r' T9 ]$ q, H% {9 D' x$ p: ]
           C:/Cadence/SPB_16.3/share/local/pcb/symbols , c9 ]7 v  k3 N" y- q# l
           C:/Cadence/SPB_16.3/share/pcb/pcb_lib/symbols
7 G# [0 v0 `2 [0 j3 D7 b# B% S: U           C:/Cadence/SPB_16.3/share/pcb/allegrolib/symbols
: j! ^5 `0 j: s- S2 E8 D" i) m3 m) W           D:\SPB_DATA\ALLEGRO LIB\ * U1 d+ X) j! n) m' r% W
3 g. s: E& Y  G) W1 y/ h% y% o
PADPATH =  .
1 L1 q6 ~7 c/ X2 o7 h           symbols * _; D  e9 [: l. [, b) s; F
           ..
; z3 I4 Z; O, [9 P           ../symbols
5 a$ _. G1 h! T: Q           C:/Cadence/SPB_16.3/share/local/pcb/padstacks 1 E- s( y+ z. Z3 r' a# i$ @! D. E* n
           C:/Cadence/SPB_16.3/share/pcb/pcb_lib/symbols $ S1 e, M0 h1 y1 x/ c1 L# J; u
           C:/Cadence/SPB_16.3/share/pcb/allegrolib/symbols
* F& G, ]% u9 X2 J% f4 x0 ]           D:\SPB_Data\allegro lib\
1 r) K& A2 }6 F8 `* j3 X/ }
" k( ^' y+ E; d+ B  v8 d* v( S  h; L4 P5 _
------ Summary Statistics ------
) R0 e6 S6 W; @% C2 z' u7 r/ R4 f$ ]

4 f( b6 O. }0 o. hnetrev run on Sep 26 22:31:00 2009
0 E8 ~8 v, x  z1 W( g2 H6 e   DESIGN NAME : '123'5 I3 N2 @6 J- I! y$ O- y  P/ \: p
   PACKAGING ON Jan  3 2011 16:39:28$ a4 g( M, E/ g; @0 O' E5 w

& Z6 w0 p. n3 }4 }8 S5 {1 L   COMPILE 'logic'/ [" f, o" Y% Y( I9 e" A) U' d" \2 z, ^
   CHECK_PIN_NAMES OFF* l/ Z, w% ^/ m  \$ _1 G2 {! ~7 V' B
   CROSS_REFERENCE OFF% q. p8 }3 O6 s% Y. @
   FEEDBACK OFF2 y% Q$ N  k% m+ i+ p9 I/ L; r
   INCREMENTAL OFF
- n# V, _2 T: D; D, v) g2 o   INTERFACE_TYPE PHYSICAL5 E4 u: \& ~( _6 E2 N  \
   MAX_ERRORS 500  q1 \9 G9 @1 E% b! n: f" \
   MERGE_MINIMUM 5
  M4 }, ?2 C. o1 O& d1 [   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'
& k' O5 O& Y' y% W. H& |   NET_NAME_LENGTH 24: o7 H' S0 g% r1 m
   OVERSIGHTS ON
- ~. x; W1 j; a) g' o3 Q2 [/ M7 B   REPLACE_CHECK OFF0 \3 a/ o$ |, I
   SINGLE_NODE_NETS ON
: ~+ `1 x+ A1 m; n5 U   SPLIT_MINIMUM 05 @+ L" w6 }) h6 A
   SUPPRESS   20
% D5 Y( I3 {- \   WARNINGS ON
" v% g7 Q3 T  o; o2 \- ^& K! q) J7 j! Z
No error detected: S6 y) a  J. `  F, W) q/ i
No oversight detected+ g: ?" O) m; J  Z( R0 t
  5 warnings detected& `  i+ g4 O. f+ u) `

+ \4 m$ E; z- u' H: ~' N0 \5 hcpu time      0:01:00
1 a, o% k5 A. O. C  ^! {- h  p/ |3 Aelapsed time  0:00:00
: F& S: a3 }) f& r1 l
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

2

主题

16

帖子

-8952

积分

未知游客(0)

积分
-8952
7#
 楼主| 发表于 2011-9-27 19:35 | 只看该作者
我用db doctor 修复了遍文件  就好了  谁帮忙解释下

14

主题

137

帖子

647

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
647
6#
发表于 2011-9-27 16:03 | 只看该作者
沒有找到device文件!!

33

主题

441

帖子

5207

积分

五级会员(50)

Rank: 5

积分
5207
5#
发表于 2011-9-27 15:53 | 只看该作者
我也碰到过两次这种问题,库路径都正确,后面好像是在数据库中删除,然后再重新增加一次又好了,没搞明白为什么?

2

主题

16

帖子

-8952

积分

未知游客(0)

积分
-8952
4#
 楼主| 发表于 2011-9-27 12:30 | 只看该作者
pengsandy 发表于 2011-9-27 08:51 0 G* H7 |2 M- c0 s" R& n* u, X8 V+ G1 `
可能是你的库没设置好。你看一下User Preferences Editor下的Design_paths是否有设库文件路经
+ E5 E4 C1 x  C6 Z- V) ~# B3 a6 Y
已经设置了路径,   出现这样的问题不会是网表生成不对的问题吧?

47

主题

383

帖子

881

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
881
3#
发表于 2011-9-27 08:51 | 只看该作者
可能是你的库没设置好。你看一下User Preferences Editor下的Design_paths是否有设库文件路经

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
2#
发表于 2011-9-26 23:21 | 只看该作者
库路径不对!找不到封装
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 12:42 , Processed in 0.060520 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表