找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3590|回复: 8
打印 上一主题 下一主题

时钟经过PLL是否可以减少jitter?

[复制链接]

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
跳转到指定楼层
1#
发表于 2008-6-10 17:44 | 只看该作者 |只看大图 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如果一个时钟经过一个时钟器件(buffer+PLL),这个器件的时钟输出相对时钟输入是否可以减小一些jitter ? 有实际项目,和芯片制作的哥们给些建议。 简单的说就是同一指标RMS值,输入是10ps,而经过PLL输入变成5ps了。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
9#
发表于 2011-3-7 17:23 | 只看该作者
回复 liqiangln 的帖子0 i$ D) @! c, N1 f) `

3 m4 q0 o' j7 y1 d0 G. E; u呵呵,随着抖动预算越来越紧张,链路中的每一部分都必须仔细考虑,而且必须持续不断的改进,才能满足貌似“变态”的要求。* m+ p0 b; k6 U# O

+ K4 O, F. F: H在PLL的设计上,Altera和Xilinx现在都用模拟的。  V$ u4 x3 S8 M, Z+ U) F, b- b! ]
# j4 r# J% o/ u# [, b% n
而相噪的测试,类似于对VCO之类的,最好用的仪器是信号分析仪。
  Z1 |$ {$ v& b( N

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
8#
 楼主| 发表于 2011-3-4 09:28 | 只看该作者
谢谢各位的关注,现在的实现方式基本都是APLL来实现Jitter的消除。08年的时候,由于芯片的要求比较高,而且商业芯片的性能确实也存在一些风险。5 o# d/ [$ P1 u( r$ o
& g, p$ @, n% Y$ H# C
现在商业芯片DPLL+APLL集成的方式,这个问题基本已经能解决了。而且Jitter的测量,现在也越来越重视Phase noise的指标,直接跟内部的PLL的相关。
4 f2 x/ T5 n1 n  v0 I. M6 t6 P$ Y8 Y8 f0 H
stupid ,多谢,我也在SH,不过去Lab的时候,很少能看到你,呵呵。' J) Z( j8 ]) N* M6 A) ?
7 S0 @  k; z* n$ X2 r8 F

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
7#
发表于 2010-7-13 11:40 | 只看该作者
本帖最后由 stupid 于 2010-7-13 11:46 编辑 + u# Z4 s5 p5 b1 i$ z" D

) f# L$ H* ?  p3 z回复 6# giga
8 N3 g; ^3 L! l2 U6 l% k0 o, V" C# q( a0 h1 Y) _

+ X& S: R' [( T& D6 S8 i' r8 H5 N  K    ( U# T2 k  b1 R# W) q
    明白,而抑制的实质是因为PLL内部存在的LPF,但另一个注意的地方是所谓的Knee点的抖动传递。
8 T% a# x) t6 l, v9 R8 r- g# U3 z  H7 H3 K( M- s2 s+ F8 @
1 ?0 ^. t1 R2 Y1 q$ x0 u' ]+ A
& a  N' \& r# O  [
常见的CDR一般是PLL,但也有DLL,比如Xilinx" J  W, J6 o7 F; Z, N# i
+ t" O# N( W- `6 B8 M& l5 k
再举一个例子,采用81134,固有抖动大概是十几ps,但送给PLL后,表现只有几个ps8 b9 p/ s! q. L2 S8 N

8 R9 B0 N9 w" [& n' @; @
3 g! t1 |' k8 Z6 _( A2 F: |! G

0

主题

62

帖子

797

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
797
6#
发表于 2010-7-13 11:16 | 只看该作者
诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也 ...0 x6 }2 f& f" |* z( h, D
stupid 发表于 2010-7-13 09:04

, G$ v" z+ W- a) V" w: H& v, y% Y
; o& X+ w0 i& K0 I# p  r
注意,PLL跟CDR还是有区别的。PLL如何将带内抖动跟踪掉?所谓跟踪,只有在CDR中,当Data与Clk做减法时才有。PLL是对输入时钟的带外抖动抑制掉。

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
5#
发表于 2010-7-13 09:04 | 只看该作者
可以,但要好的PLL设计才行,因为PLL本身也会带来jitter,低质的PLL会适得其反。
$ c- W/ H1 H3 n" sAllen 发表于 2008-6-10 23:24
4 C( A' Z9 w+ |, [* v" c

& C0 E% [4 Q0 J1 w# ^3 u( g; t' c: D' l, l8 n: Z1 q) N
    诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也存在固有抖动,会传递到下一级。

1

主题

47

帖子

-8935

积分

未知游客(0)

积分
-8935
4#
发表于 2008-9-24 11:42 | 只看该作者
可以的需要HW ENGNEER 设计电路

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
3#
 楼主| 发表于 2008-6-11 09:08 | 只看该作者

是啊,理论是可以消除一些jitter的,就是担心适得其反。
Allen 该用户已被删除
2#
发表于 2008-6-10 23:24 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 04:19 , Processed in 0.068127 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表