找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1180|回复: 2
打印 上一主题 下一主题

Sigxporler仿LVDS的结果

[复制链接]

22

主题

70

帖子

1746

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1746
跳转到指定楼层
1#
发表于 2011-6-29 07:47 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
- d: x5 R6 s% R6 H% G5 J
- `2 Y5 C4 l* Q6 M$ H9 U1 T
大家好:" k7 s8 J# `; S- f. s8 ?6 s/ P+ _
上面是我用Sigxporler仿的LVDS的波形,不知道为什么波形的高电平和低电平时都有一个“突起”。
: F) y9 \$ |6 I( ^0 c请问大家这个“突起”是怎么产生的?是模型内部的问题么?0 O* v0 K% e# K( ~  J+ M0 Y" ]

" x* M* p, C0 ~9 k9 m由于这个topology很简单,没有别的东西,而且这个“突起”也不像overshoot。: C& v  k. `6 R0 Y
谢谢!
# _3 k* |6 \4 J  X; |2 H
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

2

主题

22

帖子

219

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
219
2#
发表于 2011-6-29 20:09 | 只看该作者
突起波形只要不超过芯片的阈值电压就没没什么问题,如果发生过冲现象可以通过阻抗匹配来抑制过冲。你去查查你使用的芯片阈值电压是多少。

12

主题

114

帖子

1443

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1443
3#
发表于 2011-7-1 19:54 | 只看该作者
基本来看问题不大,过冲不超过10%就行了。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 09:55 , Processed in 0.064338 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表