|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Orcad capture导allegro的网络表需要满足以下条件就不会报错?
2 l3 J; j; [6 E. P( q3 N a1.元件脚必须有name,而且不能同名。(最好也将pin number填写完整)* o+ F: d) E! W. }. \; U
2.元件名称还不能太长,最长不能超过31个字符。
, h8 l4 M( W" g4 W3.管脚的类型也不能冲突。
* q8 w, Q- z ~( Z1 L' }5 f4.封装名称只能使用“0-9”、“a-z”、“A-Z”、“_”等字符,不能使用“/”、“[ ]”、“( )”、“#”、“+”、“*”、空格及小数点等非法字
3 q% ^; C7 S- y! t! ^/ D6 p符。
5 X% Q2 W0 w+ y) q5.一个网络只能有唯一的一个网络标号,一一对应。& l- I& {; d! e' c* ]
6.封装的管脚数必须与ORCAD原理图上封装管脚数一致,且PIN Number也必须一致。0 J* B( q C( o
7.注意封装的device有时会出错,里面的PINCOUNT会变为0,需要重新修改。
: Z0 q9 M9 j9 P0 ~8.分裂元件的每部分source part应该相同,不然产生网表会发生冲突。% K. ^( c5 k* Q6 G0 p
9.库路径设置正确。9 l0 X/ e- {6 `, J9 \% W6 D1 e
|
|