|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 stupid 于 2011-3-22 14:40 编辑 0 X _3 O5 G6 N, m6 ^: b: W" R
" R ]! H' s/ R& U; O
2007-05-15
; y' j t4 I% o# R7 ~" X+ k% w/ RMartin Rowe,Test&Measurement World资深技术编辑# ^& X/ w7 N8 U. y$ y
4 J; b& p* U5 O. X8 ?8 R$ R. T" `1 { m* v, v* `+ f8 M4 o, a
信号完整性测量是高速通信系统开发的基础。信号频率越高,就更易受干扰而劣化。数字信号(尤其是高于1Gbps的信号)在通过连接器、印刷电路板(PCB)走线、过孔、IC管脚和电缆时,会损失振幅并累积抖动(图1)。因此,传输通道会“伤害”到一个信号的完整性。. M- {7 R9 F! i+ I, \$ a- a
, m4 K. @7 h: g, W7 i2 \: ]7 q& l ?- @$ ~% m5 Z. B/ X
0 J1 x* |& ^8 r* W
! w& f' p4 b& z1 j r 数字电路设计者经常依赖信号完整性(SI)实验室和工程师来描述传输系统的特性,通过创建HSPICE模型,设计者可以仿真单个电路或整体系统的性能。有了这些模型,设计者就可以预测一个元件在时域和频域中的表现。' k. |) u( l0 _# L+ w4 h5 s
- c1 g4 z8 k+ L: ?3 J
图2表示一个信号通过标准FR4 PCB板上一根走线时的劣化情况。一个带有清晰眼图的串行数据流,经过34in走线的传输后,信号已不能识别。设计者可以对造成眼图闭合的失真进行补偿,如为数据接收器增加自适应均衡器,但这样做需要知道眼图的情况。
1 Y8 ]4 Z3 E- ]# O6 J4 v% h- m. u; {* I6 F& i8 J/ a
" k9 @7 h. D9 D4 r9 U( `" m3 T
1 W* B; [" w' J" ]
# [0 E7 s, b3 F$ k$ A9 u注:上图中,整个链路长度40英寸,背板34英寸,2个子卡各3英寸,信号速率6.25Gbps. 0 ]& {7 z+ B( t$ g5 k
( z P, {/ z8 g/ ~; g
连接器与电缆
2 R1 p% O \: I3 V0 w6 }! Z- ^, R4 q4 Q2 Y V9 f2 i& M0 @! r
连接器、电缆、背板和元件制造商一般是在时域中对自己的产品作测试和建模,如用采样示波器和实时示波器、误码测试仪(BERT),以及时域反射计(TDR)等。他们也会用微波测试设备作频域测量,如频谱分析仪和矢量网络分析仪(VNA)。% ]2 p }* Y% X: f; }% f+ t- E
+ [4 a% l; a% ^5 J( o; V Tyco Electronics是一家制造串行数据流和微波信号连接器的厂商,它的电路测试与设计总监Dave Helster说:“我们在高达12Gbps的数据速率下测试连接器,频率可达20GHz。”该公司的工程师在时域中做TDR测量,以确定一款连接器的阻抗。在频域中,工程师用VNA为自己的连接器生成S参数模型。* H- m7 E0 \; J0 A0 o
, K# W* {% n* m! { 在这种高频下,测试夹具、探头和电缆都会使信号受到损害而劣化。Tyco Electronics的工程师必须用标准来校准自己的测试设置,然后对测试设置的结果作数学补偿,以确保他们测量的是待测设备(DUT)的S参数。当工程师了解到一个测试设置在频域中影响信号的方式时,他们会在自己测量时使用一些校正因数,从中产生一个针对DUT某个特性的模型,如频率响应。' T2 b% I$ g$ n& O, C. U
9 }0 c/ u O* c5 Z
在电缆制造商W.L. Gore & Associates公司,SI工程师要确定微波电缆在110GHz频率下的特性。他们在电缆上用高达10Gbps的数字信号测量S参数。技术开发负责人TameraYost说:“我们测试的数据速率最低是5Gbps。”Gore的SI实验设备可以运行在12Gbps。
3 Y7 v8 |9 [( p' h- ?
5 w0 L) M4 {1 a2 X 由于很多串行数据流采用差分信令,每根电缆需要测量四个端口的S参数。当使用双端口VNA做四端口测量时,实验室的SI工程师要设计一个使用微波开关的测试箱。
3 l9 [" Z" s( Y- k" {( Z" d5 _: _0 n. A/ {$ o. H$ R- N* j- a% G# \
尽管电缆的高频衰减高于低频衰减,低频测量仍然很重要,因为串行数据接收机上的均衡器是根据不同的频率来处理信号。所以Gore的SI工程师要用两台VNA来获得一根电缆特性的完整图像。一个VNA覆盖30kHz至1GHz,另一台则覆盖1GHz到20GHz。
/ E$ i1 H2 \: F9 p5 L
# L, c" B4 p! W+ p k' D 为了分析电缆和连接器在数字信号上增加的抖动,Yost及其同事使用一台有抖动分析软件的数字通信分析仪。Yost指出:“五、六年前,你只需要测量总抖动(Tj),然后将其分解为固定抖动(Dj)和随机抖动(Rj)。但现在不这么简单了。我们必须根据比特模式,测量与数据相关的抖动(DDj)。”DDj测量使工程师能了解到哪种通信协议会影响信号质量。
5 O; i1 G! P z7 X
9 z9 q- K, }2 P! {' l9 {2 n3 F. h; h) S, b3 J# o2 O( U/ {7 g3 R
/ A$ { ]: p/ S& ^, J/ ~3 t/ {
电路板与背板
9 y% t4 p. h2 D: ~8 S3 Z) q* Y7 N, ^+ Q4 E, c6 T
Gore的SI工程师们还要研究PCB材料对高频信号的影响方式。他们知道电路板厚度对信号的影响。PCB越厚,就有更多的过孔变成类似‘树桩’样的传输线,因为它们会辐射干扰,并产生信号的反射,从而降低信号质量。
# ^3 j6 f* [" p4 `9 L- W
; Z& o0 k, p4 U7 A5 Q x& Q2 r6 F& q. s4 \# v' x3 m* l
此处‘树桩’指 stub 2 ^& k# _! c$ I7 x) a0 M7 l
* t+ U' i$ `# ]6 z7 P
Elma Bustronic的工程师们在设计背板时也遇到类似问题。工程总监Bagdan Gavril说:“由于‘树桩’问题,背板厚度现在要小于4mm。”过孔长度应只达到要求的长度,过孔中超长多余的金属会表现得像另一根走线。Gavril指出:“(多余金属所产生的)额外的电容可以毁掉一个信号。”
. K# X) M- b* ~) R0 |" j+ \8 I
4 S) g7 r( D4 K0 G* w& Q Gavril称在高于1GHz的频率下,必须特别注意电路板设计的错误,而在低频时则不重要。超过3GHz 时,每一点瑕疵都很关键。Elma 现在客户指定的数据速率为6.25Gbps,Gavril预计在2007年底前就会有对10Gbps的需求。: ^% t1 a; x4 |+ j, D! w8 _/ w
- r, z+ Q& W$ f# M* c$ P
( R p1 f8 Q! @! L) G/ B( C
5 m9 b- R3 f- \0 _$ k4 G
彼时,华为已在使用10Gbps背板。
) H! H/ t/ M. J* a
3 B4 \7 a7 y9 r9 x Elma Bustronic的SI工程师用VNA确定背板中传输通道的特性。他们测量阻抗,进行眼图测量,还测量背板的抖动。他们还要测S参数,并为客户生成HSPICE模型,其中包含来自连接器和PCB模型的数据。因此,信号完整性是一个链条,包含从连接器到电路板、有源元件,直到系统。" G* _& }3 N4 r- t7 R
( B; w7 L5 ~4 t4 B( U3 _
有源元件
. r/ u# H" x: O: U- X1 Q
8 d. a" Z; ~; w; u3 O: t9 G& v 没有现场可编程门阵列(FPGA)这类IC就不成其为完整的电子系统,FPGA制造商Xilinx的SI工程师向连接器、电缆和背板公司一样要测量很多的参数。该公司的SI工程师负责确定SerDes发射机和接收机的特性,并为客户提供用于系统设计的 HSPICE 模型。) |9 ~/ j3 Z7 B2 ^& }- o I+ f
公司系统I/O与SerDes器件经理Jerry Chuang和同事亦在研究PCB设计和电路板材料对信号的影响。但Xilinx的客户是自己设计PCB,因此必须依照Xilinx产品的信息来确定自己传输通道的特性。# F3 m; B `6 j9 @5 N9 [
/ f( Y+ A T& f3 Y
正如Xilinx指出的,Demo板的主要用途是Demo,不能照搬PCB叠层和电路板材料到自己的应用中,必须量体裁衣的制定叠层,挑选板材。一般来说Demo板的材料要比实际应用的材料高级,因为这样才不会让较差的材料影响芯片的Demo。另一方面,选择高性价比的板材,得先得到损耗预算,一般来说,发射端和接收端的均衡加起来不会超过10dB,这样无源通道的插损不能超过15dB。确定下来以后,就得做测试板实验,实验项目包括过孔,连接器,走线带来的损耗。2 {* C' H+ X5 l- W0 w5 U
; y% q5 W' Y. l- a* ^$ H, o Xilinx工程师特别注重抖动问题。他们必须向客户证明自己器件的抖动性能,因为抖动是与协议有关的。SONET、PCI Express和XAUI这类协议在不同数据速率下会产生不同的Tj、Dj和Rj。
$ m2 |) f% ]- m2 @. H, \- m! k8 G* X9 V# {
Chuang说:“我们同时用采样示波器和实时示波器测量串行总线发射器上的抖动。我们需要了解每家示波器制造商分解抖动的方式,因为存在着差异。”Xilinx SI实验室使用的是高端实时示波器,其带宽可以达到公司器件支持的数据速率。
" I# N4 Z: u2 x* q
' j1 p2 n" t8 K; w; e: ?看来抖动测试就像盲人摸象的问题,不光Altera注意到啦,Xilinx也注意到啦。小声的说,我们也注意到啦。 @. v! y- ^, D8 B: `4 ^: T* H/ y
3 v9 v P2 O2 W9 c0 q9 }6 M$ K8 y IC设计者会遇到一些无源元件制造商不会遇到的问题。IC需要电源,电源会影响信号的完整性。LSI Logic的首席设计工程师Mark Marlett说:“信号完整性开始于DC。”指出这一点是因为他公司的ASIC需要高达7A的电流,而电源在空载时不产生噪声。公司的SI工程师开始寻找电源噪声影响信号质量的方式。例如,电源的噪声可以增加时钟信号的抖动。" f$ L. N) n( d2 `. D7 P
5 ^4 v* j" Y s5 M5 }
为了评估电源的影响,工程师们将查看某款器件在已通电但处于空闲状态,只有时钟运行时的情况。然后,他们激活部分ASIC,增加电源供给的电流,并观察增加的电源负载对抖动的影响。他们还会研究背板、电缆和连接器对信号完整性的影响方式。# D& i8 f1 j) m* _" ?
4 ?) Y3 S$ e: C: i6 T) E3 t
是的,SSN会转化为时钟或数据中的抖动。$ V8 W, D' `% m# t: s& u y6 K* h
$ m/ i- x5 {3 p3 s( { 系统中的 SI+ P( H2 |7 I& f% l$ X
5 A: }8 L3 A+ E- E 整体电子系统的制造商们要在用连接器、背板、电缆和IC组合构成系统时考虑有关SI的问题。有一家公司叫QLogic,是一个存储局域网络的制造商。QLogic的SI实验室有四名工程师,他们测量S参数、上升时间、抖动、符号间干扰、噪声等级以及光功率。他们还要测试接收机的抖动容限。对光纤系统而言,数据速率可达8.5Gbps。
1 ~, v3 Y7 E7 J8 p
% C4 T& N+ D: T; | QLogic首席工程师Douglas Zhao强调了抖动测量的重要性。“我们测量发射数据流中的 Tj、Rj、DDj和正弦抖动[sinej]。我们在纯净的数据流中增加抖动,以测试接收机的抖动容限。”SI工程师还使用一个纯净信号并减少信号的光功率来测试接收机。他们经常向客户公布测试结果。
- k0 h4 a+ L! l d' c
- ?9 i4 A: V5 P. C/ {# ]话说,这位Douglas先生我见过,他对我们说,他现在比较关心PCB上的阻抗和损耗,也就是On board测试。0 c: z7 e! ?9 O' c; O( Q E
& N' C' B+ e/ ~1 s1 s% { N* ^$ V5 i QLogic工程师还用实时示波器和频谱分析仪测量PCB电源层的噪声。频谱上的尖峰通常表示元件和PCB上的共振,这会损害信号完整性。9 ^" T$ z4 [+ `
5 l) ?# j+ \) ?+ x$ [ 公共地
- `- w* N- h: }0 L% `7 W H( T
. ^7 J% W7 d% a1 T( `) f7 U6 W- F 无论是对元件或整体系统,SI工程师都倾向于做相似类型的测量,因此也会遇到类似的障碍。也许他们面临的最大挑战就是寻找一种探查电路和信号的方式。
' X" X4 T! L7 r5 v( ~' Y7 W: E* G8 ~2 L( W5 d) y
为简化这个工作,很多公司的工程师都开发了测试板和测试夹具。当然,SI工程师必须校准连接设置,以补偿测试板或夹具本身对信号完整性的影响。4 ~# Q, G% V% N: J' f' q4 W5 E0 Q
+ y% a# q0 D1 n3 p
例如,Elma Bustronic使用一个能通过SMA连接器同时接入到八个差分信号对的测试板。测试板可短路亦可开路,并有一个可直接插入背板连接器的MicroTCA边界连接器(图3)。) O: l* I; F8 x% t- s
9 H6 L7 U& e) W8 ]
0 o& h+ v5 x5 @% g& B7 Y
! o1 f- _" H2 S# M4 a LSI Logic的Marlett使用图4所示的测试板。其测试设置能够测量进、出ASIC信号的抖动和眼图。' v1 _1 } `) \$ q6 u
0 I9 S1 D! x& b5 G6 G+ x$ U2 Q) l& K
- R6 U1 |: J. Q1 N& l8 A& k1 _# `) X: W4 }2 _: m+ d
6 z: @, Y& O: a! m$ G- L3 q Gore的SI工程师设计了一个测试夹具,可以测试大量电缆。差分电缆的阻抗是100Ω,但测试设备的输入阻抗是50Ω。该夹具可以使 SI 工程师连接到大量电缆,而无需增加SMA连接器,因为SMA连接器也像信号路径中所有东西一样会损害信号。
9 A1 L( w9 u+ n% F1 i: y5 P# V) z% y
有用的测量经验# W! g# T# G( |' V1 H
. Q; S' ~: [7 [+ [2 ^5 u" L
如何开始成为一个SI工程师?尽管这个问题没有简单答案,但RF经验是必需的,因为数字信号也会呈现模拟特性。拥有RF工程师的企业的优势在于,他们可以向数字工程师讲授模拟方面的经验。具有统计学背景亦是一个有利条件。) `: f" v( r8 } E" [; q! ?0 k
X P1 |0 v8 z: T) H8 A 在QLogic,SI工程师都有不同的专业领域。一个人有系统经验,另一个专门建模,第三个人则有测试设备规范和性能方面的专业能力。5 x$ y$ R. E1 h3 e: a
- ^* {7 A$ E/ E6 R5 s: j5 I3 O( S/ q
对于Gore这样的大型企业,整个SI实验室可以包含不同的专家。该公司位于马里兰州 Elkton的实验室主要负责数字和微波测量,但它在德国的工程师则是EMI专家。
- o( d+ c8 c6 r4 X! a: E5 y, i% Q+ J+ x0 ^' @9 v
当有人问道SI工程师应具备什么技能时,Agilent公司测量开发工程师Greg LeCheminant回答说:“你需要有大量的测试经验。”
/ [2 B/ c H5 e) n
: W- S2 z e+ \4 ]: b9 f. Z( H Tyco的Helster补充说:“做频域分析的经历也有帮助。但多数情况下,我们需要非常积极、有学习意愿的工程师,因为其它同事不会告诉你信号完整性问题。”
( H) t0 ^' I+ Q& y, E1 u# U9 Z9 P! z S# J. D* F2 i
是的,这几点简直可以当作招聘SI工程师的标准。2 o2 r* o2 W( K C% i
% |5 |- V' @3 W2 [* ^' i3 @( P更多信息 0 m3 h7 {$ Z2 V, `
Rowe, Martin, “Jitter discrepancies: not explained,” a sidebar in “The scopes trial,” by Dan Strassberg, EDN, February 6, 2003. www.edn.com. / N9 {/ r9 b8 J) O! t
“Setting up a Signal Integrity Lab,” Wavecrest, Eden Prairie, MN. www.wavecrest.com. ; v" c T& [4 X8 @
4 H' j7 D: A8 i! D; w, e6 N) m+ r1 F! ~
1 f. K% h7 b* f2 I! F# _- U& w
; N1 d$ P, Q5 \! J( Q1 j7 D3 Z+ ?; o! t( R1 ~3 J# ^& b
' w, F1 \# i9 z m |
|