EDA365电子工程师网
标题:
Allegro提取拓扑模型问题
[打印本页]
作者:
缥缈魂
时间:
2010-9-1 21:21
标题:
Allegro提取拓扑模型问题
在Allegro中用SigXplorer提取总线的拓扑模型时,遇到这样一个问题:
" C( x `* x7 e% r% z$ n
假设地址总线上部分地址线连接U1、U2、U3三块芯片,其他地址线只连U1、U2,不连U3;
& o0 r" u( v' H/ _
当我提取整个总线的拓扑模型时,有时候正常,拓扑模型里U1、U2、U3都有;但更多的情形是模型里
! a9 W* c& s I O" K
只有U1、U2,而没有U3,但是如果单独提取每个网络的拓扑模型,情况又正常。
( [$ V1 u8 D8 o
请问各位大虾这是怎么回事?该如何解决?
作者:
Snowy
时间:
2010-9-2 09:41
不同的拓扑结构当然要各自提取喽.
* W' K2 A% C7 B. S+ D
建议
* V/ i& H* }% g! e* Y+ ^; g' o7 }
1,在整个总的提取一次,假设为T1,有一样的拓扑结构的会自动采用这个总的模型,
- o0 s3 ^9 m/ L1 i
2,然后再对于那些不一样的,再单独找一个提取,假设为T2,模型.
: W$ p* k/ u! A7 ?3 E1 C! \
3,将跟第2步拓扑一样的信号用T2.
2 I- U# O& m' g7 Q7 r
4,如果还存在不一样的,继续第2步.(不然就检查是不是这根加错bus了)
" z1 B. q' m; l' F$ h; g8 H
按以上的OK了不?
0 x- ~0 e' i0 e; k% z
5 ?8 p9 E2 k' }: N0 ^
有可能你还会碰到一个小小小小的问题有的话先自己解决,再问吧..也可能你已经知道了,就不会有了,呵呵...
作者:
缥缈魂
时间:
2010-9-2 13:02
回复
2#
Snowy
) S! |8 p4 |5 W5 I
2 L6 E, [! k1 b- I/ p% Q
( D/ Q' I* q$ K& }0 r
多谢这位朋友,问题已经解决了。
- Y. J8 X+ \& [
还有一种方法:在总线里挑选一根连接引脚最多的网络,提取它的拓扑模型,在模型中把总线里其它网络没有连接的引脚设为可选引脚;这样只需提取一次即可。
作者:
zuiyu
时间:
2011-8-9 09:07
受教了!
欢迎光临 EDA365电子工程师网 (http://bbs.elecnest.cn/)
Powered by Discuz! X3.2