|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
还望前辈能给出一个SIWAVE电源完整性解决方案的实例
9 }: U& \9 \/ L' M) A在网上看到的一个贴,感觉不错
: E; E, L# i3 W3 `6 @: y0 K c3 e但是如果有个具体实例就好了* r1 X- @7 P) D% h2 Z/ v0 @
以方便理解文中提到的内容
D0 A: V5 x$ g4 w哪个需要的“电容大小、ESL大小、ESR大小”具体是怎算过的过程哪位能以实际操作说明下呢?
! W" @! |& \* z6 Q8 K Z可以一起讨论提高5 c4 A! S/ |8 B. B7 k) Y
1 g7 b1 L9 f- G# Q7 _ j
SIWAVE电源完整性解决方案3 F2 k( A5 P0 n5 X' m
Ansoft的SIWAVE提供了一个全波的电源完整性解决方案,现在我们就介绍这个流程可以给我们带来什么:& [/ ?6 l( P1 @+ l0 k/ p4 ~
第一部分:计算共振模式
, }0 c- B- V a, n4 a z, f* m- c3 C1、在PDS电源地系统结构(层结构、材料、形状)的LAYOUT之前,我们可以计算出PDS电源地系统的共有的、内在的共振模式。可以计算在目标阻抗要求的带宽或更高的带宽范围内共振频率点。" X! t+ s- P( J& f
2、查看共振模式下的电压分布图,避免把大电流的IC芯片放置于共振频率的电压的峰值点和电压谷点。原因是当把这些源放在共振频率的电压的峰值点和电压谷点的时候很容易引起共振。% D+ d" U, h9 h8 m( k) V. f! b
第二部分:频率扫描
5 E/ [: Q$ s' I. _; \1、侦测电压
! G0 d. p9 a) O# c m# l利用电流源代替IC芯片放置于它们可能的LAYOUT placement位置的周围、同时放置电压探头于理想IC芯片的位置侦测该位置的电压频率相应。在电压的频率相应的曲线中,峰值电压所对应的频率点就是共振频率的发生点。5 K3 U# U, P; ]' @! y. h
2、表面电压2 Z3 e7 l* g$ e# d8 e i
基于电压峰值频率,查看这些频率点的表面电压的分布情况,把退耦电容放置于电压峰值和谷点的位置处。(这就是如何放置退耦电容的根据)& v; t$ t- V; o: A; {( S
第三部分:S、Y、Z参数扫描(包括touchstone SNP 文件)
; H, ^: D2 i$ U1、计算单端口的(IC位置)的Z参数(通常使用log-log标尺,hz)。通过Z参数的频率相应曲线,我们可以计算出我们需要的“电容大小、ESL大小、ESR大小”。(从中我们可以知道我们需要什么样规格的退耦电容)。
4 ^* {& J2 p% k4 ]& h9 _! p' b2、使用内置的ANSOFT FULL-WAVE SPICE来侦测实际退耦电容影响(包括:共振、ESL、ESR、parrallel skew等)。0 G& E6 u6 R6 m1 }; [
3、通过实际的AC扫描响应来选择需要的电容,包括电容的 R/L/C值。2 Z3 D, v8 L+ O
4、在不同的位置放置电容来侦测路径的自感的影响。(这将决定退耦电容放置的位置)。
. l. c- w' P, v5、使用多端口的Z参数来检测传输阻抗。- J' k! W7 q' N! ]. j9 n# [8 D0 R
6、使用多断口的S参数来诊断信号的传输和耦合。; O. \, P0 {0 `( p$ |2 |
第四部分:输出全波spice模型和进行spice仿真使用spice模型来仿真供应电压的时域下的供应电压的波动、同步开关噪声。 |
|