找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3202|回复: 12
打印 上一主题 下一主题

再问via模型

[复制链接]

25

主题

118

帖子

398

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
398
跳转到指定楼层
1#
发表于 2009-7-6 16:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
关于via的模型问题,大家的见解不少,各种仿真软件也都支持(Cadence,Hyperlynx,HFSS)。所以,问题就是,我们到底要不要考虑via? 要的话什么时候考虑?考虑到什么程度?那个软件出的via模型最好,适合我的仿真?" G4 e5 _$ V( v+ q; A9 |; y+ _% ]
   (注: 我们板子频率是几个G的)
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

18

主题

456

帖子

3800

积分

五级会员(50)

Rank: 5

积分
3800
2#
发表于 2009-7-7 12:52 | 只看该作者
频率这么高用hspice吧
不問可不可行,而問如果一定要做,該怎麼做

25

主题

118

帖子

398

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
398
3#
 楼主| 发表于 2009-7-12 11:39 | 只看该作者
是用Hspice,但是问题是via模型怎么办? 2# 袁荣盛

1

主题

93

帖子

-8890

积分

未知游客(0)

积分
-8890
4#
发表于 2009-7-16 17:59 | 只看该作者
正在学习,帮你顶...............

23

主题

166

帖子

1080

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1080
5#
发表于 2009-7-24 11:04 | 只看该作者
关于过孔的模型,可以用lc等效电路来表示,不过具体的l和c的值你要找相应的论文,那里面有详细的计算公式;一般情况下,个人认为10GHz频率的情况下,单个过孔都需要考虑其详细的等效模型,如果只是5GHz一下的模型,那么就只需要考虑其简化的模型就好了。 具体参数与计算公式请查阅相关论文。
在路上…………

23

主题

166

帖子

1080

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1080
6#
发表于 2009-7-24 11:05 | 只看该作者
还有,Hspice是当仁不让的首选了
在路上…………

0

主题

3

帖子

-8992

积分

未知游客(0)

积分
-8992
7#
发表于 2009-8-12 11:44 | 只看该作者
用HFSS提取VIA模型很方便

4

主题

143

帖子

1461

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1461
8#
发表于 2009-9-1 17:13 | 只看该作者
看你的via是什么工作频段,3G以上的确是应该考虑场分析软件提取

0

主题

30

帖子

-8940

积分

未知游客(0)

积分
-8940
9#
发表于 2011-2-24 10:44 | 只看该作者
这么久的帖子了,不过应该是用HFSS提取它的s参数模型后,其他工具仿真的话直接将模型导入就可以了吧。

0

主题

52

帖子

499

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
499
10#
发表于 2011-5-6 10:26 | 只看该作者
via已经有专门的小软件来分析了,网上搜一下,我好像读过这样的文章,哪个博客记得不是很清楚了!

0

主题

1

帖子

5

积分

初级新手(9)

Rank: 1

积分
5
11#
发表于 2011-10-27 11:13 | 只看该作者
我也在发愁这个,有啥好的想法吗。一起分享。谢谢

4

主题

107

帖子

939

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
939
12#
发表于 2011-11-3 21:48 | 只看该作者
可以用CST建模,提取模型,比一般的2D tool好用多了。

18

主题

153

帖子

367

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
367
13#
发表于 2011-11-7 17:23 | 只看该作者
我的问题是,对于cadence的allegro PCB SI自动提取的VIA模型我们该如何设置吗?还有一点,我仿真一个模块时,发现出现不收敛的错误,后来请教了一下,竟然是软件自动提取的VIA模型错误,我将VIA模型自己替换掉后,问题得到解决。。那这个自动提取的VIA模型错误又是怎么回事,该如何规避?# P* B2 S; n! I. G5 J
有没前辈帮忙解答啊!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-19 11:41 , Processed in 0.081264 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表