一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
- i/ d. A% L' |5 o* Z# J你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,- J$ r3 a3 {* L! n z q
分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
q' m. i: {& T: P7 W n( z多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)+ W1 s5 O: x J$ N
如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:& X3 ^- I) F2 E4 X3 v- s
1,logic>>Net Schedule命令,
" w+ a4 D- q* @# Z L2 d
! a8 V' {! e/ |% `; h4 J2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin- ^+ Y! @. M) M9 O1 T4 `% y6 e
, U! X& ~# I7 B- I2 \3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts A t4 F% _ b' A) }6 r2 m! w3 m
; X$ k% G& Y4 v, Z" u4 j$ p" V
8 D- ~5 ^' l! A定义好T点之后就可以在规则表里面定义pinpair设置等长了 |