|
fallen 发表于 2015-9-23 17:29
4 q, `& m Y6 aPSRR=20log(VIN_ripple/Vout_ripple),说明PSRR越大越好。6 K, f0 y/ S3 S6 _3 T2 @
那么 The net effect of increasing the loa ...
! W0 p- E0 K4 T墮落(Fallen)兄果然是高手,小弟有以下的見解,請參考!$ M0 e9 I, p8 D6 d$ ], @
7 K$ Z9 x/ q2 m! k* D1 m7 c% Y
- 如果以 TI 文檔的 PSRR 曲線為例,大概低於 30KHz 以下,是負載電流越小、PSRR 越高。但介於 25KHz 到 500KHz 間,是負載電流越小反而 PSRR 越低。高於 500KHz 以上,又再度恢復負載電流越小、PSRR 越高。而且小負載電流的 PSSR 曲線,在 500KHz 以後還會有異常的提高。這點符合踢哀(TI)文檔中的敘述,低負載電流會讓 PSRR 的 Pole 往高頻移動。
- TI LDO 芯片資料上,大多會提供 100Hz、1KHz、10KHz、100KHz 的 PSRR 參考值。但注意首頁的特性簡述,通常會寫 PSRR > 70dB at 10KHz,類似這樣的字眼。音頻範圍為 300Hz ~ 3KHz,為何不重視 100Hz 和 1KHz 的 PSRR?反而關注 10KHz 的 PSRR?
- 人耳對低頻是不敏銳的,100Hz 的音頻雜訊不見得對聽者會很顯著?即便是 1KHz 的音頻雜訊,通常也不是雜訊的直接的來源,反而可能是來自更高頻開關電源的封包(Envelope)效應。
- 直覺上我們是想直接濾除音頻雜訊,但對雜訊抑制的觀點,可能希望濾掉更高頻的開關電源雜訊。
- 樓主未提供芯片資料,對於一些雜牌的 LDO,有可能故意用小電流讓 PSRR 的數值好看些。但是對於踢哀(TI),我不認為這是他們的目的。因為他們在芯片資料中,同時提供大、小負載電流的 PSRR 曲線圖,而他們在特性簡述上,也不會刻意去強調 100Hz 或 1KHz 的 PSRR,反而是提較差的 10KHz 區段。
' W$ d0 e+ t* y; w# s 8 i) L/ F, q5 z& t
$ |' m$ ?3 o9 W9 O$ P3 a* S* b
|
|