找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1100|回复: 2
打印 上一主题 下一主题

2片DDR3用FLY-BY-TOPOLOGY要做哪些阻抗匹配?

[复制链接]

12

主题

111

帖子

481

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
481
跳转到指定楼层
1#
发表于 2015-8-13 15:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
2片DDR3用FLY-BY-TOPOLOGY要做哪些阻抗匹配?网上查下,好像只要做单端数字线DQ0-31,控制线做50R,?地址线不用?
$ V/ z) E  [& h# k3 S* Q5 O8 c
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

85

帖子

333

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
333
2#
发表于 2015-8-13 17:19 | 只看该作者
常规单端做50R,差分100R。最好让板厂给出叠层和算好的线宽线距。

3

主题

69

帖子

250

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
250
3#
发表于 2015-8-26 18:06 | 只看该作者
地址线一般没有那么高的要求,毕竟并不是一致在读地址,速率并不高的,数据线更为重要
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-11 00:04 , Processed in 0.053668 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表