找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 437|回复: 0
打印 上一主题 下一主题

ARM并行总线通信问题求教

[复制链接]

1

主题

13

帖子

126

积分

二级会员(20)

Rank: 2Rank: 2

积分
126
跳转到指定楼层
1#
发表于 2015-4-14 18:39 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位前辈,小弟现在刚开始学习ARM,想用ARM与FPGA并行总线通信。
实验过程是这样的,我现在FPGA内部建立了一个双口RAM,现在想通过ARM并行总线读写RAM,下面的是FPGA中RAM与ARM的连接图。根据ARM读写外部存储器的时序,应该先将在接下来的时钟上升沿,将需要访问的地址赋给地址总线。在第二个周期选通访问地址所在bank的片选,即nGCS4拉低。在第三个周期将nOE拉低,发出读取信号。在第四个周期,将访问地址中的数据赋给数据总线。现在不知怎么将地址挂在地址总线上,又如何将数据总线上的数据读进ARM。
希望各位前辈能够指点指点,不胜感激啊!!!

aaaa.PNG (20.51 KB, 下载次数: 0)

aaaa.PNG
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-10 00:35 , Processed in 0.067369 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表