找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 893|回复: 9
打印 上一主题 下一主题

layout布局经验个人总结

[复制链接]

19

主题

213

帖子

634

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
634
跳转到指定楼层
1#
发表于 2015-3-19 17:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
前的准备:6 _7 d! F7 d( a; }# G
1        查看捕捉点设置是否正确.08工艺为0.1,06工艺为0.05,05工艺为0.025.0 n, m1 W4 w/ m4 ~6 T& P
2        Cell名称不能以数字开头.否则无法做DRACULA检查.! T8 e2 t6 l- X5 \
3        布局前考虑好出PIN的方向和位置5 X2 ^8 Z5 |, O  _5 O
4        布局前分析电路,完成同一功能的MOS管画在一起( `+ k& t& t! l) L4 ?7 v
5        对两层金属走向预先订好。一个图中栅的走向尽量一致,不要有横有竖。  l, L& B+ n$ I- r+ j  z
6        对pin分类,vdd,vddx注意不要混淆,不同电位(衬底接不同电压)的n井分开.混合信号的电路尤其注意这点.+ d1 m0 o9 L# d) {5 I/ g
7        在正确的路径下(一般是进到~/opus)打开icfb.8 V) K& ^6 T5 ]6 B+ w
8        更改cell时查看路径,一定要在正确的library下更改,以防copy过来的cell是在其他的library下,被改错.
4 F; a( y) K6 U0 U% \# d  A9        将不同电位的N井找出来.2 D& }. U; |( \& A* B, T  n
4 U* w6 {- L% v& r1 S
布局时注意:
9 w5 F: ]! h0 N+ \% W; N10        更改原理图后一定记得check and save+ _8 U. _/ K0 j
11        完成每个cell后要归原点; r9 N, h* Z' q" a5 i& I1 f
12        DEVICE的 个数 是否和原理图一至(有并联的管子时注意);各DEVICE的尺寸是否和原理图一至。一般在拿到原理图之后,会对布局有大概的规划,先画DEVICE,(DIVECE之间不必用最小间距,根据经验考虑连线空间留出空隙)再连线。画DEVICE后从EXTRACTED中看参数检验对错。对每个device器件的各端从什么方向,什么位置与其他物体连线 必须 先有考虑(与经验及floorplan的水平有关).7 y% P$ R! P4 D1 a- R" B
13        如果一个cell调用其它cell,被调用的cell的vssx,vddx,vssb,vddb如果没有和外层cell连起来,要打上PIN,否则通不过diva检查.尽量在布局低层cell时就连起来。/ ]+ n1 x3 x+ j4 c$ {3 ~2 y& B
14        尽量用最上层金属接出PIN。) U; Y* P8 e2 F5 t) Y. {' L* b
15        接出去的线拉到cell边缘,布局时记得留出走线空间.
) j& u8 j. E0 v. h16        金属连线不宜过长;+ `7 ?5 c6 P( s
17        电容一般最后画,在空档处拼凑。
+ o7 P; \3 ?! z) h  g% p18        小尺寸的mos管孔可以少打一点.
" t' m. g, a6 r0 e, l1 h19        LABEL标识元件时不要用y0层,mapfile不认。; N* b( L, u6 q0 `
20        管子的沟道上尽量不要走线;M2的影响比M1小.* J: [: _, O( j: g. ?( y3 X* v
21        电容上下级板的电压注意要均匀分布;电容的长宽不宜相差过大。可以多个电阻并联.5 E" \6 v+ c6 c9 ?3 i8 q
22        多晶硅栅不能两端都打孔连接金属。  N. d4 Z& r* V- h: b
23        栅上的孔最好打在栅的中间位置.3 u* q5 g$ A' d/ L' ]
24        U形的mos管用整片方形的栅覆盖diff层,不要用layer generation的方法生成U形栅.
6 t% b: q1 `* Q25        一般打孔最少打两个. z3 J  b" d" }7 |' [/ D% u- S
26        Contact面积允许的情况下,能打越多越好,尤其是input/output部分,因为电流较大.但如果contact阻值远大于diffusion则不适用.传导线越宽越好,因为可以减少电阻值,但也增加了电容值.
8 d2 J% `" t; }2 V6 f27        薄氧化层是否有对应的植入层
; G5 B# G( y6 Z1 q+ [; P3 A28        金属连接孔可以嵌在diffusion的孔中间.
' x$ f% ^! x4 p$ t! u29        两段金属连接处重叠的地方注意金属线最小宽度* b( {% D% `) P5 }% W/ w
30        连线接头处一定要重叠,画的时候将该区域放大可避免此错误。; v+ U- j" a2 f: K1 C+ ?
31        摆放各个小CELL时注意不要挤得太近,没有留出走线空间。最后线只能从DEVICE上跨过去。
) W! p: p/ P8 [6 n1 _32        Text2,y0层只是用来做检查或标志用,不用于光刻制造.
% ~1 ?% W  Y# o  \9 C33        芯片内部的电源线/地线和ESD上的电源线/地线分开接;数模信号的电源线/地线分开。
- W9 X: a+ m" @34        Pad的pass窗口的尺寸画成整数90um.) W" i! A: `% R0 {1 q
35        连接Esd电路的线不能断,如果改变走向不要换金属层
, [7 `  _; T5 I8 e+ b% d0 V1 C36        Esd电路中无VDDX,VSSX,是VDDB,VSSB.: p$ j! ?3 X% m; d
37        PAD和ESD最好使用M1连接,宽度不小于20um;使用M2连接时,pad上不用打VIA孔,在ESD电路上打。
5 l- W' _# q# E/ p38        PAD与芯片内部cell的连线要从ESD电路上接过去。
9 _) S1 E: z( `% S2 j; [39        Esd电路的SOURCE放两边,DRAIN放中间。
3 }% e  |/ Q  F/ M2 M40        ESD的D端的孔到poly的间距为4,S端到poly的间距为^+0.2.防止大电流从D端进来时影响poly.! H0 b% k1 @; ~: V# X
41        ESD的pmos管与其他ESD或POWER的nmos管至少相距70um以上。
  @. }; o5 M' g$ |# h2 d  j; G) h42        大尺寸的pmos/nmos与其他nmos/pmos(非powermos和ESD)的间距不够70um时,但最好不要小于50um,中间加NWELL,打上NTAP.
' F9 v( p2 G( [" G6 W43        NWELL和PTAP的隔离效果有什么不同?NWELL较深,效果较好.. e0 l# E7 t8 t% O' ~
44        只有esd电路中的管子才可以用2*2um的孔.怎么判断ESD电路?上拉P管的D/G均接VDD,S接PAD;下拉N管的G/S接VSS,D接PAD.P/N管起二极管的作用.
4 N% T1 p# \3 f) }* H! u1 s45        摆放ESD时nmos摆在最外缘,pmos在内.* f  [7 e0 \4 z( G& B
46        关于匹配电路,放大电路不需要和下面的电流源匹配。什么是匹配?使需要匹配的管子所处的光刻环境一样。 匹配分为横向,纵向,和中心匹配。
4 k# `& k5 B1 J% `, ?1221为纵向匹配,12为中心匹配(把上方1转到下方1时,上方2也达到下方2位置)
2 e' s0 D( ~, P7 k+ y; O                 216 g' k: O" ^( `( E' k% z9 u6 Z/ R
中心匹配最佳。
$ y9 ?5 h/ Y% {* Y47        尺寸非常小的匹配管子对匹配画法要求不严格.4个以上的匹配管子,局部和整体都匹配的匹配方式最佳.
8 W( g9 |9 \; B; e48        在匹配电路的mos管左右画上dummy,用poly,poly的尺寸与管子尺寸一样,dummy与相邻的第一个poly gate的间距等于poly gate之间的间距.
8 O$ i& i- E: [" ?49        电阻的匹配,例如1,2两电阻需要匹配,仍是1221等方法。电阻dummy两头接地vssx。
+ F7 Q3 x% v% b9 L2 f: J50        Via不要打在电阻体,电容(poly)边缘上面.
! |  l# f% g4 T1 ^5 s& m51        05工艺中resistor层只是做检查用% B1 s# F0 d" h% S
52        电阻连线处孔越多,各个VIA孔的电阻是并联关系,孔形成的电阻变小.
4 M: ~  z$ h5 G" g, X! ~$ ]( ]53        电阻的dummy是保证处于边缘的电阻与其他电阻蚀刻环境一样.8 N% F0 S# O6 M$ l. d3 M/ x8 V) Q
54        电容的匹配,值,接线,位置的匹配。3 [  S" M2 a! }8 l/ I$ X# X8 U
55        电阻连接fuse的pad的连线要稍宽,因为通过的电流较大.fuse的容丝用最上层金属.
# U, f4 i5 B2 I! x2 m) R# j0 p56        关于powermos/ Q) X! {- D4 T0 l9 k) |
①        powermos一般接pin,要用足够宽的金属线接,5 S  A) d8 ~0 D
②        几种缩小面积的画法。
6 G2 n% y) a! J5 ]) T7 K  R③        栅的间距?无要求。栅的长度不能超过100um6 Z" p% {- Q; H! X% c! t& |, G
57        Power mos要考虑瞬时大电流通过的情况,保证电流到达各处的路径的电阻相差不大.(适应所有存在大电流通过的情况)." J3 @+ Y4 b. _
58        金属层dummy要和金属走向一致,即如果M2横走,M2的dummy也是横走向
! L% d6 b" e2 [1 P2 l0 ]. ^3 w) K/ F59        低层cell的pin,label等要整齐,and不要删掉以备后用.9 n8 _( B# x! r* @
60        匹配电路的栅如果横走,之间连接用的金属线会是竖走,用金属一层,和规定的金属走向一致。8 h7 m: Y  }% X: ~5 C( l5 @
61        不同宽度金属连接的影响?整个layout面积较大时影响可忽略.
1 z% {5 _8 v# k/ a3 ]+ w/ [+ K6 h& g62        输出端节电容要小.多个管子并联,有一端是输出时注意做到这点.
/ r2 u% K; x; w- t63        做DRACULA检查时,如果先运行drc,drc检查没有完毕时做了lvs检查,那么drc检查的每一步会比lvs检查的每一步快;反之,lvs会比drc快.$ n4 v* f$ _; N, h: t* E
64        最终DRACULA通过之后在layout图中空隙处加上ptap,先用thin-oxid将空隙处填满,再打上孔,金属宽度不要超过10,即一行最多8个孔(06工艺)0 F: I! y; x: A
65        为防止信号串扰,在两电路间加上PTAP,此PTAP单独连接VSS PAD.
, g( b8 U7 G) N( t4 I. t0 e+ C66        金属上走过的电压很大时,为避免尖角放电,拐角处用斜角,不能走90度度的直角.- k% O! w* h( O+ h$ e% Z. d0 u
67        如果w=20,可画成两个w=10mos管并联
) U& k2 O" H  V" T68        并联的管子共用端为S端,或D端;串联的管子共用端为s/d端.1 J9 L% \, y3 z, n
; K" w; J3 F  z- E% s7 Y' I
出错检查:
1 p5 b) F8 V1 A8 U; D( A3 s69        DEVICE的各端是否都有连线;连线是否正确;# S3 B& h4 ]/ e/ m6 }; G: s* w
70        完成布局检查时要查看每个接线的地方是否都有连线,特别注意VSSX,VDDX
; O' U5 A+ T7 B1 Q2 \71        查线时用SHOTS将线高亮显示,便于找出可以合并或是缩短距离的金属线。% L* F4 K; w, G; A: B+ A7 G
72        多个电阻(大于两根)打上DUMMY。保证每根电阻在光刻时所处的环境一样,最外面的电阻的NPIM层要超出EPOLY2  0.55 um,即两根电阻间距的一半。, r( f6 [+ H! F$ R, r, s5 i, l
73        无关的MOS管的THIN要断开,不要连在一起) L: c2 k1 g7 P+ q
74        并联的管子注意漏源合并,不要连错线。一个管子的源端也是另一个管子的源端
5 T) [5 h" y0 o( a* ]& ^6 Z75        做DRAC检查时最上层的pin的名称用text2标识。Text2的名称要和该pin的名称一样.+ G; m  w7 t# \# q7 t' Q9 R
76        大CELL不要做DIVA检查,用DRACULE.
7 r& V% W& ?1 a  C# a# U9 F. \! O# N77        Text2层要打在最顶层cell里.如果打在pad上,于最顶层调用此PAD,Dracula无法认出此pin.
8 s, y7 W3 y6 x( B* C78        消除电阻dummy的lvs报错,把nimp和RPdummy层移出最边缘的电阻,不要覆盖dummy# v) \- L# P# Z) }" V
79        06工艺中M1最小宽度0.8,如果用0.8的M1拐线,虽然diva的drc不报错,但DRACULE的drc会在拐角处报错.要在拐角处加宽金属线.% y  i9 P6 u# R6 T. j3 t! [
80        最后DRACULA的lvs通过,但是drc没有过,每次改正drc错误前可把layout图存成layout1,再改正.以免改错影响lvs不通过,旧版图也被保存下来了.
0 C( }& Y- G' r# z- y81        Cell中间的连线尽量在低层cell中连完,不要放在高层cell中连,特别不要在最高层cell中连,因为最高层cell的布局经常会改动,走线容易因为cell的移动变得混乱.1 F0 p7 s1 _1 p5 U1 O/ f& \2 x
82        DRACULA的drc无法检查出pad必须满足pad到与pad无关的物体间距为10这一规则.  D$ }: n8 j# T6 {
83        做DRACULA检查时开两个窗口,一个用于lvs,一个用于drc.可同时进行,节省时间.
# |! `) q# {% ?0 B3 X% \1 Q. R+ G/ h* |( R2 J. F" c6 w
容易犯的错误
6 ~8 N: g3 ?* C0 K; W84        电阻忘记加dummy# `# J% a3 _  B- F6 K
85        使用NS功能后没有复原(选取AS),之后又进行整图移动操作,结果被NS的元件没有移动,图形被破坏.
" y! O' G3 ?" w' g: N: y8 r% Q86        使用strech功能时错选.每次操作时注意看图左下角提示.
7 P- V7 `% x5 b) M0 E9 M87        Op电路中输入放大端的管子的衬底不接vddb/vddx.* b7 n9 c7 C( F
88        是否按下capslock键后没有还原就操作. I3 \. C' t3 |6 p, Q3 p4 t0 a
% N9 T, J  Q8 M  D! t# S
节省面积的途径
# n' X! U0 c5 ^4 c8 w  n& X89        电源线下面可以画有器件.节省面积.2 m1 x" `6 z/ x9 O
90        电阻上面可以走线,画电阻的区域可以充分利用。
3 L% N/ z3 q5 V+ g# K4 O* _+ n91        电阻的长度画越长越省面积。6 N2 T( `/ V: }, L
92        走线时金属线宽走最小可以节省面积.并不需要走孔的宽度., j2 W! y' B5 S0 ~7 F8 t
93        做新版本的layout图时,旧图保存,不要改动或删除。减小面积时如果低层CELL的线有与外层CELL相连,可以从更改连线入手,减小走线面积。/ N2 h! v  A, ?1 Q
94        版图中面积被device,device的间隔和走线空间分割。减小面积一般从走线空间入手,更改FLOORPLAN.   谢谢大家看到这里!!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

42

主题

78

帖子

523

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
523
2#
发表于 2015-4-1 14:21 | 只看该作者
FFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFFF

0

主题

55

帖子

144

积分

二级会员(20)

Rank: 2Rank: 2

积分
144
3#
发表于 2015-4-2 22:17 | 只看该作者
学习一下

10

主题

482

帖子

2194

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2194
4#
发表于 2015-4-3 08:40 | 只看该作者

29

主题

2646

帖子

2805

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2805
5#
发表于 2015-4-3 13:50 | 只看该作者
楼主写这么长 2 m% B' o, ]; x9 W( M3 t) T. q
实际上可以书写成文档   c" N2 Z) `5 k7 O; H. E0 a% l4 o
这么长 - P1 ^$ C' ?  J$ K" g$ Z) i) e) w
我估计看的人不多
$ e) [" V* b3 ~) n  `, W5 P8 E) W只是描一下   u! T! h7 L2 W3 x7 |7 L, C* P, u- h  l
看说了些什么而已

5

主题

30

帖子

167

积分

二级会员(20)

Rank: 2Rank: 2

积分
167
6#
发表于 2015-4-13 17:06 | 只看该作者
感觉看的懂一部分。

0

主题

179

帖子

1124

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1124
7#
发表于 2015-5-26 15:51 | 只看该作者
牛牛

0

主题

7

帖子

-8960

积分

未知游客(0)

积分
-8960
8#
发表于 2015-8-3 17:12 | 只看该作者
mark

0

主题

12

帖子

53

积分

二级会员(20)

Rank: 2Rank: 2

积分
53
9#
发表于 2015-8-25 14:48 | 只看该作者
谢谢

2

主题

10

帖子

72

积分

二级会员(20)

Rank: 2Rank: 2

积分
72
10#
发表于 2015-9-7 16:00 | 只看该作者
感谢楼主
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-8 22:13 , Processed in 0.082024 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表