一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,
* p% [7 t( O5 j4 L/ h你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
0 Z* F# \, ^8 ?) p% ~$ g) l9 ~分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
2 Z7 k) ~& i! p多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)9 H" K; z( N2 m2 P8 ^/ D
如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:
5 g* Z( c: m+ [) c1,logic>>Net Schedule命令,
9 U& ]% x: T7 }$ n0 N
! X6 k7 n: u; l- e! B
2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
5 J7 p. {/ V9 m ?
2 e: ]4 d9 W" N6 b3 H3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
) q/ `6 G5 l8 r) w' ~1 a/ n1 J
/ _' N+ x% m" z/ Y, t/ A
: G5 y% _5 e& W
定义好T点之后就可以在规则表里面定义pinpair设置等长了 |