找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 12152|回复: 92
打印 上一主题 下一主题

2012年IPC第一届PCB设计大赛(中国区)作品点评

    [复制链接]

34

主题

434

帖子

7474

积分

EDA365版主(50)

Rank: 5

积分
7474
跳转到指定楼层
1#
发表于 2012-12-18 22:43 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 紫菁 于 2017-10-25 13:49 编辑
% r2 S, h7 ^8 a7 V" z
8 `, N3 _0 E, {---------只代表个人意见+ J3 i" {5 z" w) e6 R; Z/ A/ S% m& ~/ U
2 b6 A( b1 u% ?, _) n
先来看下冠军的作品
! V3 i! m7 V3 r, }1.光绘设置好,看图自然就方便多了,我们选ART03(黄色)看地址的走线,拓朴结构走得蛮顺,上面DDR颗粒之间绕线很少,且误差都在+/-30MIL内。还有一组DDR3数据线(红色)能做到同组同层,看此层线间距很均匀等长也很美观。空的地方都铺上了地铜与POWR04的电源耦合非常合理。
) ^7 T% i6 d2 v9 U) m8 n
; h  G2 X% F6 Y* p# f  T5 }. J. h4 O
游客,如果您要查看本帖隐藏内容请回复

评分

参与人数 6贡献 +32 收起 理由
sharp0 + 5 很给力!
haoshanmi + 5 赞一个!
eeicciee + 10 好贴
Aubrey + 5 支持!
yujishen1211 + 5 赞一个!
风刃 + 2 赞一个!

查看全部评分

分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏31 支持!支持!7 反对!反对!

13

主题

273

帖子

230

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
230
推荐
发表于 2012-12-19 16:34 | 只看该作者
请教楼主,冠军的四片ddr数据线基本等长,但最后一片地址线和数据线长度差很远。而亚军的四片ddr数据线长度不一,但基本上每片的数据线和地址线能做到等长,请问首选哪种布局呢?

12

主题

114

帖子

1443

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1443
推荐
发表于 2012-12-19 12:04 | 只看该作者
谢谢喽住指点哈,第三个是我画的稍加说明下吧当初设计的部分想法吧。0 Y4 [7 k( n7 Y, C
1.我们开L3层来看。地址线(黄色)走线很靠板边,红色和紫色DDR3的三组数据线走得有长有短,明显是空间太紧张。现在接通已经是很不错了,等长应该是没有空间做了。季军此布局欠考虑,是影响布线的关键。( C* q, H8 @1 W  d" _
DDR3只需要单片等长,单片读取,所以片与片之间无需等长,只需要组内等长即可,所以此次等长没有空间问题。

/ Q5 f3 K- T% r* z1 B3、我们接着看BOTTOM层。地址线(黄色)在背面这么多小滤波电容的情况下真是太难走了,最左边RST/OTD两根地址线已经不是走菊花链,已违背DDR3的设计要求。
, S& \2 _6 A. ?% W4 S9 V9 G复位这类是可以不遵循拓扑,不绕等长,lz可以详细阅读手册。$ E5 R$ W, y3 t" g$ `
4、我们接着看TOP层。有一根黄色CSN0在其它层没法接,就在此层绕来接通。红色的DDR3数据线也是参差不齐的换层。还有TC3216钽电容摆在CPU上部没有多大意义。、' f3 l; T* t' ?
虽然实际用用,ddr3接口的1.5v电压只会存在于下半部,但是仅以此次参赛板设计考虑,电容分部摆放可以保证整版电源的质量。8 S  e) f3 Z( _7 J$ C: n
5.再来看电源部分。12V电源输入到MOS管处只有12MIL线宽,输出也是一样过细。1.5V经过电感到电容再给DDR3供电太远了。与亚军的相比布局正好是倒过来了。" B3 k; @( l8 D8 D+ R* g
我也看了冠军亚军对于mos管的处理,当初想全包的,但是全包会致使机贴出现虚焊等不良状态。况且转换计算后,现宽肯定是满足供电要求的。
" v/ v- @: \+ N6 ^, K  Y, J
1 z0 c, p1 L7 s) h6 i" i$ {3 F" R
0 O$ n  Q( p$ F& P  u) S至于最后ref确实是一大败笔,因为时间上不够,草草联通而已。
0 z- H. o8 U1 C0 i; |; x! G7 B( [6 U7 t, Z! o! p9 @0 O& R
/ B  A) d+ X, f* F0 W8 i' e
lz水平还是相当高的,希望以后向楼主多多学习,此处留下qq:496710433,以后多多交流。

点评

比较认可红色字体的说法。  发表于 2013-1-6 22:51

评分

参与人数 1贡献 +10 收起 理由
tjukb + 10 顶你!

查看全部评分

25

主题

468

帖子

3646

积分

五级会员(50)

Rank: 5

积分
3646
推荐
发表于 2014-8-8 22:34 | 只看该作者
yujishen1211 发表于 2012-12-19 12:046 c% g8 M: A( E# P- Q6 r8 l& H
谢谢喽住指点哈,第三个是我画的稍加说明下吧当初设计的部分想法吧。; t7 \- k+ u, W" x5 ^$ K
1.我们开L3层来看。地址线(黄色)走线 ...

! ^3 E# L) k5 |你好!请假2个问题$ S' B* z/ e9 _
        “DDR3只需要单片等长,单片读取,所以片与片之间无需等长,只需要组内等长即可”这里指的是MCU与RAM_A、RAM_B、RAM_C、RAM_D之中的一片等长?如MCU与RAM_A等长即可? RAM_B、C、D之间对称互联即可?(有没有相关资料分享一下下嘻嘻)7 q. M( M7 H6 L; y
还有数据线呢?JIMMY是把4个RAM都统一一个长度的?有必要吗。(有条件那是必须的)

18

主题

229

帖子

3994

积分

五级会员(50)

Rank: 5

积分
3994
2#
发表于 2012-12-19 09:26 | 只看该作者
点评的很犀利,我想问一下第一名的铺铜避开电感下方,这么做对EMI是否有作用?亚军,季军都没做这个。。!

点评

pcb
开关电源电感下避开铜是有点作用,这个影响不明显,关键是电感下不能过线,对信号线影响非常大。  发表于 2012-12-19 11:09

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
3#
发表于 2012-12-19 09:38 | 只看该作者
支持楼主犀利的点评!

20

主题

278

帖子

2513

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2513
4#
发表于 2012-12-19 10:36 | 只看该作者
楼主很专业,也是个高手。

0

主题

1124

帖子

9983

积分

六级会员(60)

Rank: 6Rank: 6

积分
9983
5#
发表于 2012-12-19 10:53 | 只看该作者
看起来画的不错

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
7#
发表于 2012-12-19 13:48 | 只看该作者
名次之争没什么意义,重在参与,在此加上我的几点小意见,对事不对人:) R1 B3 ^) Y- i7 ?/ m6 {" B* t$ h

. `' d; K. j1 H+ H7 a
" [2 G; `# g: Y
) n. V; R5 b+ \- {9 P" w2 U( b5 a / x, l5 W1 e) b
" p& |  F# r9 _  j' b

评分

参与人数 1贡献 +1 收起 理由
ying9621 + 1 很给力!

查看全部评分

专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

12

主题

219

帖子

659

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
659
8#
发表于 2012-12-19 13:54 | 只看该作者
这次的,pcb文件在那?

2

主题

120

帖子

-7721

积分

未知游客(0)

积分
-7721
9#
发表于 2012-12-19 15:00 | 只看该作者
hukee 发表于 2012-12-19 13:54
- w. ^4 U) R" M( c5 m  _: N这次的,pcb文件在那?
4 G; A$ U* ^8 t3 d6 A
PCB文件可在IPC官网上下载。 cadence 16.5版的

20

主题

132

帖子

572

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
572
10#
发表于 2012-12-19 15:10 | 只看该作者
确实很不错。。学习学习

30

主题

411

帖子

1243

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1243
11#
发表于 2012-12-19 15:16 | 只看该作者
受教了,谢谢

12

主题

219

帖子

659

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
659
12#
发表于 2012-12-19 16:15 | 只看该作者
ted0925 发表于 2012-12-19 15:00
. O8 j7 [% ]* }! Z3 IPCB文件可在IPC官网上下载。 cadence 16.5版的

- f0 z: f/ b+ p+ l. t* B9 B谢谢,已经在论坛下了。; M$ M. K9 M2 c# V( n9 S
$ A" d& }& Q& s& I
不知道那个ddr3部分是否已经完成的,布线是否还需要优化。2 |. o0 L7 {" P. y8 ~4 e

: ?% _$ X6 S; @8 f7 n5 A. P0 {8 L因为我发现,如果ddr部分走线,放在我这边的硬件恐怕都不会让过的。
. p& T: O, W+ ]2 P& _# U9 X- n* p6 L" c& i- k  ]7 M. v8 _
主要是有以下疑问:" ~3 j* O& o: {: A5 n! J, n& {: t
! {6 @7 |0 w9 F, y! F" Y& w; J1 D
1,线的45度走线角度小了,看图已经接近直角了。
9 H( d' b, E2 F5 F2,clk 线要求过匹配电阻然后在入pin。- l1 m) m/ e6 _
3,如clk线在cpu端要求在pin附近放via,不允许走出然后放via。) O! M  [9 \1 K" ?4 N3 O" {4 _
4,  5mil的线能出cpu,就不让4mil的线出cpu。. c2 K: B# P( ^' J. x, ]+ G
5, ddr ref电压,不允许走15mil的线宽,都是要求铺铜,至少要25mil宽度,一片ddr3就要这个要求,何况是4片。
$ j) H" D" @2 F6, line to via都是要求10mil以上,同line to line一样。
1 q; w9 e7 H# W& V
  [' k- Y$ Y3 K' ?% q; M唉。

12

主题

114

帖子

1443

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1443
14#
发表于 2012-12-19 16:59 | 只看该作者
hukee 发表于 2012-12-19 16:15 0 P* g+ N% y9 P; D
谢谢,已经在论坛下了。
$ _- m6 p0 L0 R9 x8 s$ `$ A# a2 ~- }
不知道那个ddr3部分是否已经完成的,布线是否还需要优化。

1 \! H* m+ W. K' N. G我说下我的亲身经历哈,设计时间总计差不多是九点半至下午五点半. a6 o  g% Q1 w+ V; |
所以很多细节不是参与的人不知道
! [2 @( j$ O+ N5 P4 v# U2 Q是大家都没法去做5 P: q/ [" W# F$ i
层数、线宽因考题限制的
- e( x9 ^* u# v8 N' i层数限制的情况下你说的间距控制不易; P2 W5 G1 p. A- T' t
我的只控制line to line 的
; S4 M  `: @* v9 P8 j; {0 w至于line to via 此设计中是不可能的吧

43

主题

280

帖子

141

积分

二级会员(20)

Rank: 2Rank: 2

积分
141
15#
发表于 2012-12-19 17:10 | 只看该作者
与高手为邻,能学到不少知识!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-24 07:39 , Processed in 0.073507 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表