找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6333|回复: 15
打印 上一主题 下一主题

烦烦烦,如果差分线上一定要过孔怎么办

[复制链接]

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
跳转到指定楼层
1#
发表于 2009-5-9 10:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 chenqinte 于 2009-5-10 15:10 编辑 % J; B- ^8 `) N4 v; |, ?6 m
/ j/ E/ B0 Y- ~2 [7 o0 N. J9 J; _- Q
我有一对高速差分线需要过孔,在打了过孔后差分信号输出端的信号变差了,我听人家说这种情况是要在过孔旁边2打地孔,目的是为了是信号更好的回流,但我不知道应该怎么接,要接多大的电容,我的信号频率是2.5g.4 ?6 L6 R9 t7 [- G3 |; l
请大家帮帮我,这两天烦死了
/ Q/ X( I) q0 T, y ! C( W; T& b- v3 G% r
红色是不加过孔,白色是加了过孔的(输出端),不知道为什么过孔对输入端没有影响
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
2#
 楼主| 发表于 2009-5-10 13:18 | 只看该作者
怎么没人顶,朋友们帮我一下
: K3 L4 V" s0 M! J& o! o6 r$ K7 D8 o# z4 g
我的pcb是这样画的 + Z# ^9 V9 {+ P& u4 g! s. I: N
我这样画对吗,大家帮帮忙

37

主题

664

帖子

-6048

积分

未知游客(0)

积分
-6048
3#
发表于 2009-5-10 19:29 | 只看该作者
我也很想知道

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
4#
发表于 2009-5-11 09:30 | 只看该作者
信号质量不好:主要是你的线路阻抗发生变化,应该主要围绕这个方面去解决。(看看参考层是否更换;你要换层为什么不能到芯片的pin处再换,而要在线路中间换层)6 l* t  R9 o2 }% n

/ g% ~9 y& W0 {4 [增加地孔:一般是为了防止EMI,来增加电流回流路径。. k( n* f* Q; T
. B5 r% l- Y; z# O/ o
增加地孔,对过孔处的阻抗是会带来一些改变,不过这个比较难估算,你做一下后仿真,看效果怎么样?

20

主题

85

帖子

-9732

积分

未知游客(0)

积分
-9732
5#
 楼主| 发表于 2009-5-11 10:01 | 只看该作者
本帖最后由 chenqinte 于 2009-5-11 10:04 编辑
! x3 D9 x9 E4 d" `  C% K* y5 g& m) m, A0 S$ R4 D
是的,在过孔后,信号的参考层变了,由原来的参考地层变成了参考电源层,所以我加了电容作为信号的回流路径.
3 N/ E) d2 R1 ?% K( a, G! A差分阻抗一直保持在100ohms.由于差分线交叉,不能到芯片后再换层(可以在源端换层吗,这应该可以实现,这样做会好点吗,为什么)???" `7 G; x& q' F* f! ?6 P, {
厚着脸把自己画的图传上来让大家帮我看看了

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
6#
发表于 2009-5-12 09:32 | 只看该作者
你的布局位置很难估算出和不合理,主要就是GND和VIA的距离,也就是耦合度决定你的最终阻抗。
+ Q, S* d1 w- `
4 u# g3 w" v. d9 A. b2 k如果你用Mentor的Hylinx做仿真的话,里面有一个cross talk的前仿真,你可以做一对差分线,然后添加3个VIA模型,他们与你的过孔之间设计成耦合关系,再看一下波形。(如果你不能做后仿真,这是一个办法,也不清楚是否软件支持)

37

主题

664

帖子

-6048

积分

未知游客(0)

积分
-6048
7#
发表于 2009-5-12 22:37 | 只看该作者
尽量少打VIA,不然阻抗会发生变化。
/ Z- ^2 s) U# f, \把其它的信号打VIA,让差分顺接...

25

主题

118

帖子

398

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
398
8#
发表于 2009-7-6 18:04 | 只看该作者
没办法的时候只能打了,在旁边加上地孔会好点儿,GSSG结构
仿真达人

11

主题

95

帖子

978

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
978
9#
发表于 2009-7-9 19:44 | 只看该作者
上高频电容和打地孔都是解决EMI问题的方案
, X5 h# ^- t8 w- L/ K对你的SI帮助不大,我感觉2.5G的频率下过孔的等效电容和电感是影响信号的最大因素
# X0 W; b  s* O0 F9 U0 s所以在这么高的频率下避免过孔最好,重新布局试试,差分先走。

0

主题

5

帖子

-8991

积分

未知游客(0)

积分
-8991
10#
发表于 2009-7-13 19:02 | 只看该作者
單邊繞蛇線求等長,是不是會有問題啊?
SIYardala

1

主题

7

帖子

-8924

积分

未知游客(0)

积分
-8924
11#
发表于 2009-7-14 22:14 | 只看该作者
这个情况要看参考面是电源或者是地,如果是地平面需要在信号过孔旁打地过孔抵制EMI;如果是电源平面可以添加nf级电容提供一个低阻抗回路) d- e- x! c" U- P0 l9 O
" G$ j& \2 Q9 b! H) Z
另外我认为这个问题主要是过孔stub的影响。对于Gigabit信号,过孔的stub对信号的插损有数dB的恶化

0

主题

57

帖子

628

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
628
12#
发表于 2013-6-9 12:43 | 只看该作者
有的时候线是交错的,必须打过孔,可是看完这么多回答,好像没有特别明白呢,期待高手......

4

主题

245

帖子

985

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
985
13#
发表于 2013-7-16 02:30 | 只看该作者
kidman510 发表于 2009-7-14 22:14 6 |; n2 |' m, f: j, K3 Q
这个情况要看参考面是电源或者是地,如果是地平面需要在信号过孔旁打地过孔抵制EMI;如果是电源平面可以添加 ...
4 j- k1 l& }3 E  n* L2 F1 n
过孔stub可以进行反钻!

8

主题

304

帖子

1677

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1677
14#
发表于 2013-7-18 14:11 | 只看该作者

% i* R0 a: H- o- [那叫backdriill吧 背钻

6

主题

177

帖子

2478

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2478
15#
发表于 2013-7-29 08:18 | 只看该作者
2.5G不算高啊,我们经常做,也没什么问题,是不是阻抗没控制好啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 04:27 , Processed in 0.069836 second(s), 31 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表