一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,8 F# Q6 z0 a# h1 c c4 r, o2 c5 ]
你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,8 m: P) ~. J, M5 G" I8 s! y
分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
: K$ q/ m4 S/ L- H0 K; ^多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
4 g2 X) P, |0 e6 E, B如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:) }/ Z# d% @4 Y* G' X4 ~; I4 ~
1,logic>>Net Schedule命令,: K6 z: V, J u: C/ C* Q& N6 o
% f3 A, {1 S' }* _; y% X5 m0 I l2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
4 {; C9 d/ k: M) Q3 j% f
- Q9 I6 [9 b" {8 P8 S
3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts& u1 @4 m* u/ m) q6 D1 Y3 t
9 s! N! y: E# @6 ^( X- g
+ e ^4 I+ L) a8 @$ [0 t$ D定义好T点之后就可以在规则表里面定义pinpair设置等长了 |