找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 884|回复: 8
打印 上一主题 下一主题

AC97'BITCLK信号不够理想。。。

[复制链接]

36

主题

343

帖子

1547

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1547
跳转到指定楼层
1#
发表于 2013-2-6 04:33 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
2 l; R2 s3 q' r
实测AC97'bitclk信号波形如图所示,上升沿与下降沿以及1、0状态都感觉不够理想。。。+ \% H. r# p3 ^
如何才能从电路设计上或PCB设计上来改善这种波形呢?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

42

主题

691

帖子

2756

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2756
2#
发表于 2013-2-6 10:16 | 只看该作者
附上时钟out的原理图吧,不是每个人都有时间去查相应原件的。4 C0 F4 j; l* G+ C, t
看看PCB布线,会不会受到串扰,布线是否规范。看看原理图,datasheet,是否需要匹配电阻(阻值对不对)等等。
If by life,you were deceived.
Don't be dismal ,don't be wild!
In the day of grief,be mild!
Merry days will come, believe.
Hearts is living in tomorrow.
Present is dejected here:
In a moment, passed sorrow
that which passes will be dear.

4

主题

157

帖子

2704

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2704
3#
发表于 2013-2-6 10:34 | 只看该作者
波形阻尼振荡严重,边沿感觉不怎么陡。说明反射严重。可以加源匹配电阻试下。或者对地加小电容。

2

主题

19

帖子

380

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
380
4#
发表于 2013-2-6 17:58 | 只看该作者
说句实话我觉得这信号还不错。。。

36

主题

343

帖子

1547

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1547
5#
 楼主| 发表于 2013-2-7 17:23 | 只看该作者
zlpkcnm 发表于 2013-2-6 10:16
3 f" C5 s7 a) X附上时钟out的原理图吧,不是每个人都有时间去查相应原件的。
5 R- L5 F$ s7 f看看PCB布线,会不会受到串扰,布线是否规范 ...
0 k7 O9 r; c, ], U# g- [3 v$ Y
原理图没办法弄出来,自己实在是不想重画,就是想问下,能不能从原理上(比如时钟信号是不是什么匹配下,或者做一下其它处理什么的),另外还有PCB布线是不是也需要有特别注意的地方呢。。。

36

主题

343

帖子

1547

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1547
6#
 楼主| 发表于 2013-2-7 17:24 | 只看该作者
aptx4689lx 发表于 2013-2-6 17:58
# ^( G, U) `; I8 s; y7 }& c说句实话我觉得这信号还不错。。。
" H7 d9 s' [8 f- n" |/ h. B
边沿还算可以,就是高低电平时振荡是不是有点厉害???

36

主题

343

帖子

1547

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1547
7#
 楼主| 发表于 2013-2-7 17:26 | 只看该作者
kully 发表于 2013-2-6 10:34 + D0 y0 o+ T' i
波形阻尼振荡严重,边沿感觉不怎么陡。说明反射严重。可以加源匹配电阻试下。或者对地加小电容。
+ q' X$ k1 W* T; H8 z# M7 X
一般时钟会做这种处理么,说实在的我看过的原理图中都没有像阁下说的这样处理啊。。。能否具体指点一下,为什么要这样做,能改善多少呢?

2

主题

19

帖子

380

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
380
8#
发表于 2013-2-7 19:16 | 只看该作者
iaiping 发表于 2013-2-7 17:24
* G$ @( c9 n/ a9 O" M边沿还算可以,就是高低电平时振荡是不是有点厉害???
1 r  ~# l  H1 H7 g0 N+ l
这个过冲真的,我觉得还可以,你只要保证:过冲的第一个向下的边沿的那个最低点,在协议判定高电平的最低值之上就行了。地弹也是同理。我没做过ac97,不过看图第一个点至少也有2.9v的样子。应该没啥问题。主要就是几点:1.两方主从器件的电源地是否好 2.你这个BCLK走线,完整的参考层是否?3原理图上,中间串多少欧的电阻要正确! 4实在还不行,可以在clk的末端对地并联一个电容。这个电容会变缓边沿速率,但是能减小过冲。

49

主题

670

帖子

4310

积分

五级会员(50)

Rank: 5

积分
4310
9#
发表于 2013-2-9 19:06 | 只看该作者
这个我还觉得还可以,要不加串联电阻试试看。9 R, w7 O' G% E- U9 q$ a6 Q$ _( \
应该就近选地和信号测量,不过这个也就12多M,应该没有多大影响。
硬件工程师[原理图+PCB],电驱动方面,无刷控制器,电动工具,太阳能无刷泵,锂电保护板,仅限Altium。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-16 06:40 , Processed in 0.086389 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表