找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6083|回复: 11
打印 上一主题 下一主题

allegro导入网表错误 大侠们帮分析分析

[复制链接]

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
跳转到指定楼层
1#
发表于 2012-9-19 11:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从orcad里面导网表到allegro,出现以下错误:* {% x, j! J, x) t
(---------------------------------------------------------------------); C* H7 w  U, o$ d1 {9 h
(                                                                     )
; [- j) k+ M' S' @( C(    Allegro Netrev Import Logic                                      )
/ Q3 i7 I. {, Q; S& w4 m4 L(                                                                     )
: A$ f$ ^$ A3 I% I! x% D(    Drawing          : JC0047EKT2132.brd                             ). l  \; C" g! G6 w
(    Software Version : 16.5P002                                      )
$ }% {2 m  a9 L: p(    Date/Time        : Wed Sep 19 10:30:51 2012                      )
9 c2 Q* H2 q9 ^4 ~+ a(                                                                     )
& I; i1 v3 D! P(---------------------------------------------------------------------)
# f3 |# H/ `* x, d2 I$ ~+ Z
( s5 t  ^! @7 S% @$ v0 g
7 u# r% K6 U' L, s8 a------ Directives ------
# `4 g  d0 m. A: J/ O; Y- J5 L, }
RIPUP_ETCH FALSE;# c  L7 O2 v# }) d, j( z
RIPUP_DELETE_FIRST_SEGMENT FALSE;
. L) h, u0 ~/ D7 URIPUP_RETAIN_BONDWIRE FALSE;
2 f) f! T* A( I' _/ }7 ?' `RIPUP_SYMBOLS ALWAYS;3 F: G* L: i- j8 r1 H1 U
Missing symbol has error FALSE;
+ Z4 }8 b7 N  f) P5 s/ S# ISCHEMATIC_DIRECTORY 'F:\SPB16.5EKT2132\SCH\ALLEGRO';' c) r  C3 v3 N' d8 [
BOARD_DIRECTORY 'F:/spb16.5EKT2132/SCH/allegro';
5 m2 s# N1 K9 [% _OLD_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
6 {2 R, ]! w8 `0 ~NEW_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';: c: L% a9 x) Z: @1 z+ @) i% A
  Z8 H4 [$ ^& n: T( K
CmdLine: netrev.exe -5 -y 1 -n -i
, K$ Z% W! ~1 w$ b$ r% m F:\SPB16.5EKT2132\SCH\ALLEGRO
8 ^: B# d9 w: m3 o3 V: mF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
' t- x2 a4 J- B4 h5 XF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
" p! ~* o) w# h% C
) F+ q* G* |$ {* H. p------ 9 w/ N) T" i' J3 L" L4 \$ o
Preparing to read pst files ------- B$ v" D5 G$ V8 Q% b4 p% P) g

3 h( e' r5 F( v/ h  mStarting to read
$ L0 t% m# `7 I3 e( D* J: S$ o9 ~F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat
1 H+ A5 Z/ F( C! r   5 y: f8 m9 e" w/ f% e9 |. Q( l
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat (00:00:00.10)
% a+ W7 |2 n" A( |$ ?& k: h0 I! V0 ]' x3 o5 Q6 ^0 z  U: ]# v
Starting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat
1 D1 N4 \2 q% @+ t+ G   
9 m9 U4 @/ s, a7 b: }7 M* MFinished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat (00:00:00.00)$ c# H3 u; f2 X4 |0 [/ z

% Y% o7 Y& {* Q  j7 T* }Starting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat   o* d( d/ P* }7 U( o* s$ p& {
   
( n2 h+ m: Y" A- O; EFinished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat (00:00:00.00)% q5 J0 x( T& F1 d# J& d
" d% J# {6 H3 q0 @' w9 F6 w; Q
------ 0 G) s2 \! p0 o
Oversights/Warnings/Errors ------3 I$ Z6 ?) ?6 d4 @+ _, X0 D6 d3 L

- X! _* H5 U# N# ~0 G4 q0 B+ V" o( U: f5 R9 w3 ~6 A$ g
1 M8 g7 D- u; I; A, |3 Y
ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by
0 _+ q( R# i5 Quser "toshiba" on system "TOSHIBA-PC".% \- Z; _* Y8 C1 H- a
Resolve lock file and re-run netrev./ `$ B! P3 {- v' ]

2 y3 ~4 g  U4 N
! y/ [( r/ g+ }8 x. d! w#1   ERROR(SPMHNI-175): Netrev error detected.
5 x8 Q  e1 ?8 N! f0 v3 N" {) x. J8 G; W
" U$ s" L) ~5 Y  a# L
#2   Run stopped because errors were detected" W0 i& h' Z/ |, z( G5 b. m2 Z

# e$ a6 `4 H1 _6 gnetrev / f1 z: y$ U, H6 `( ^( l! d0 b
run on Sep 19 10:30:51 2012* W# A- ^6 n1 W' h- x8 |2 b
   + x( U+ G8 N9 K- O, i9 P' e
DESIGN NAME : 'EKT2132'
) H+ [9 i! e' p! ]& N PACKAGING ON Apr 21 2011 10:02:30( \0 V) Q7 q1 S* I

0 o1 b- Z! z6 C: t. [1 F$ L   
$ k+ y3 V: f- f2 f+ A; v4 z0 R# XCOMPILE 'logic'3 [0 @6 G/ W0 v
   CHECK_PIN_NAMES OFF  D# H6 u5 N- a6 T4 D, |
   CROSS_REFERENCE OFF
4 b$ i  Z$ K. N7 m: |   
7 E7 k: C; q+ xFEEDBACK OFF/ X9 z5 j# T7 |7 c* }& R2 b
   INCREMENTAL OFF2 K: ]6 q- w7 Q  q, ~! v
   - t- }4 ?4 x: f) ?! c8 V1 m6 m
INTERFACE_TYPE PHYSICAL
6 O- |0 \% @  r3 [" \0 O5 F' ~: E% |   MAX_ERRORS 500
! L' g7 \1 |( U, ^% i   
3 p' X- \# e: H$ U6 m5 [MERGE_MINIMUM 58 Z% q3 h3 M3 Y) [6 _9 a
   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'- [/ z* z! g, X  G" s) U* R
   2 i, \4 Q' O+ E! R  R
NET_NAME_LENGTH 24  j; M5 y+ }  F$ Z% a! [% x6 p
   OVERSIGHTS ON, l2 i% h! U/ K( h. F5 D
   REPLACE_CHECK OFF( I1 H7 K, l# l8 G  I0 p$ X1 [5 f( B+ E
   
+ {4 X- |+ K8 Q3 ^3 i: mSINGLE_NODE_NETS ON2 Q, k- [/ [( V3 X* o, k) B
   SPLIT_MINIMUM 0
! a! [2 y* {0 [* A8 a, _2 Q! u   SUPPRESS   20
5 N$ O9 ^1 I" [8 g3 ], u+ n( X   
, g+ k6 t: |' e: V' SWARNINGS ON
" \/ D# h- F  T" a5 e5 Z4 ]- n  P9 U
  2 errors detected" v9 ^" g" O3 k+ r, k1 f* l" C1 ~6 G0 n
No oversight detected* \; v$ S$ E5 g! _
No warning detected& k1 }7 f  P9 C; o: Q2 F9 C
& T' A$ z* [( w: H, i3 k" k: H4 X
cpu time      
7 k1 c% M" c/ H  `* L0:00:32) f$ ~6 k, }: _; H
elapsed time  0:00:00  t$ r& N% J: _$ k7 J! l
  l+ g6 h7 G& D4 V3 l* j1 G% h# O
大侠们帮看看,先谢过。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
2#
 楼主| 发表于 2012-9-19 11:24 | 只看该作者
自学习allegro以来,还未成功导入到网表,走过路过的各位大侠一定要帮帮忙啊

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
3#
发表于 2012-9-19 11:27 | 只看该作者
路径没设置好,还有封装没对应上。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
4#
 楼主| 发表于 2012-9-19 11:45 | 只看该作者
yangjinxing521 发表于 2012-9-19 11:27 0 K4 U4 v2 s' V6 y& w0 @' Y
路径没设置好,还有封装没对应上。。。

# [, Q) O. O3 S  b8 ?5 T- x( a, f6 j8 e
请帮忙看看,封装有问题是跟这个有关系吗?
/ ^2 h. w+ @' m/ U- Z在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PINUSE=UNSPEC:6 p% g: b1 n7 T! H
primitive 'CONN_6PIN_CONN_6_CONN_6PIN';$ n2 G8 d; V" _# f
  pin+ P; b/ S$ K3 [9 k/ `
    '1':( w% s. O* b1 q, @! `
      PIN_NUMBER='(1)';
) ^0 |3 B# R" ?6 A( Y& r      PINUSE='UNSPEC';6 y4 v% y0 k) d" M! e! X# a
    '2':! x0 r, ]: R: \7 p
      PIN_NUMBER='(2)';/ }8 a- Q1 n# `9 T
      PINUSE='UNSPEC';+ N/ W* n8 H5 ~9 v
    '3':
/ m4 `$ F' f2 g      PIN_NUMBER='(3)';
. h5 R' B  Z/ n; L/ a      PINUSE='UNSPEC';5 d) g, n4 u4 _9 E* ?
    '4':
/ z3 ?$ ]8 S% u* S      PIN_NUMBER='(4)';/ \1 e8 }4 f2 |
      PINUSE='UNSPEC';
  s: z5 S2 S4 l' M0 i    '5':
7 ~; _2 O) [& _' ~# N, X      PIN_NUMBER='(5)';: g$ j6 S0 d/ x8 d3 V8 D
      PINUSE='UNSPEC';
6 _& w4 J7 ?% l; i& J    '6':
/ w( P' C7 T. q$ X      PIN_NUMBER='(6)';! e' W; f* N3 d- s
      PINUSE='UNSPEC';
7 a. R) Z% x& s- T! h  end_pin;9 ^1 S/ Q* B# J* g3 d0 x
  body" h, G. E( b5 q6 @
    PART_NAME='CONN_6PIN';
4 n; \- L) Y' G8 O# L0 a    JEDEC_TYPE='CONN_6';' W1 Q/ k  h# J! D1 L4 s! p
    VALUE='CONN_6PIN';& N4 k: i$ j- m. s- b
  end_body;
. L# G8 B  e3 z; w4 I) o5 {' T" G% ~! @" r$ C
如果是,要怎么改?

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
5#
发表于 2012-9-19 11:51 | 只看该作者
rongsun1123 发表于 2012-9-19 11:45
$ \9 j1 z6 j2 O' n请帮忙看看,封装有问题是跟这个有关系吗?1 U- P+ ?5 V( h- W
在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PIN ...

4 V- Q" v. ?2 CPIN没有定义名字吧。。换个PIN类型试,PASSIVE...

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
6#
发表于 2012-9-19 13:11 | 只看该作者
错误提示:
" o; I: B% B4 S' V$ n/ nERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 X4 C0 p5 C5 b
# Z3 F; @$ c$ nuser "toshiba" on system "TOSHIBA-PC".8 v* i0 W& s1 F+ _% d5 Z! m- t* o0 r4 Z9 W, Q$ k( e
Resolve lock file and re-run netrev.! W0 d. {8 p. Y
说明"JC0047EKT2132.brd"文件被锁定了,要到File->Properties解锁,如果有密码还需要输入密码才能解。
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
7#
 楼主| 发表于 2012-9-19 16:30 | 只看该作者
自己弄了半天,情况变这样了:
6 j7 u. ?2 n, B- F' Z% ~直接从Orcad直接传递网表到pcb edit,就会报错中断。如果单从orcad里导出网表,再在pcb edit里面import logic,就可以导入网表和封装。不过IC的引脚方向变了,全部重叠到一起了3 U, R5 _; W" E$ L

% X$ ?  c. V9 a/ v' V. o5 z错乱了。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
8#
 楼主| 发表于 2012-9-20 13:32 | 只看该作者
dzkcool 发表于 2012-9-19 13:11
/ O$ ~: r. x# {' U. E4 i/ j' E0 n5 ~错误提示:& W* ^0 N" e4 H4 U+ b4 z9 M* L
ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 ...

& |0 j1 M; Z: K3 K/ R* o错误提示:
. U8 O/ [6 M0 [6 _5 TERROR: File "JC0047EKT2132.brd" was locked on date ( k0 ~; V) u1 l+ L2 V
"Thu Sep 20 13:14:53 2012" by user "toshiba" on system "TOSHIBA-PC". & a: R( C! |9 c1 v9 ^) T7 K
Resolve lock file and re-run netrev.
: v( V+ ^- K, n. u% f: S/ D9 M( z/ C* j3 P$ F2 F  s
按提示,是brd文件被锁定了,进入file--properties. unlock是灰色的,而且我此前没设定过密码锁定。

无标题.jpg (3.98 KB, 下载次数: 0)

无标题.jpg

4

主题

22

帖子

439

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
439
9#
发表于 2012-9-21 14:13 | 只看该作者
同问!

0

主题

1

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
10#
发表于 2012-10-22 21:56 | 只看该作者
WARNING(SPMHNI-192): Device/Symbol check warning detected.  |8 r# d+ |, W9 S- U. j- h  n
" D5 [1 s# `. c7 h
WARNING(SPMHNI-337): Unable to load symbol 'SIP2-4' for device 'CAP POL_SIP2-4_470UF': WARNING(SPMHUT-127): Could not find padstack PAD1_5D1_1.
( s7 k: U( [; O, Q. ~& Z    due to ERROR(SPMHDB-274): Unable to load flash symbol F150_180_070 (Check PSMPATH setting for this symbol).- ]" |0 K" h7 H1 A# T! Z
无法载入,是为什么呢

104

主题

343

帖子

1816

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1816
11#
发表于 2012-10-22 22:12 | 只看该作者
你做的封封闭是真FLASH或都你填了假FLASH数字,但PCB板上是没有FLASH的模板,你现在的报错是说FLASH不匹配,应该是你的SIP2-4这个封装上的焊盘出了问题,你把封装打开,看下每个焊盘的FLASH是否有问题,

64

主题

406

帖子

1855

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1855
12#
发表于 2012-10-24 16:04 | 只看该作者
导网表时原理图不能有半点的差错,好好检查原理图吧~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-13 08:54 , Processed in 0.077589 second(s), 40 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表