|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Orcad capture导allegro的网络表需要满足以下条件就不会报错?
8 [! R) g0 _6 p$ v1.元件脚必须有name,而且不能同名。(最好也将pin number填写完整). O, G% G: D/ a1 G( g
2.元件名称还不能太长,最长不能超过31个字符。9 o, g$ d! i' N4 h; _
3.管脚的类型也不能冲突。
" f. w+ b2 {$ x: E% O2 h, g6 x8 S4.封装名称只能使用“0-9”、“a-z”、“A-Z”、“_”等字符,不能使用“/”、“[ ]”、“( )”、“#”、“+”、“*”、空格及小数点等非法字
' v3 o( G3 d, j5 D; c& s2 N% u符。
1 C4 x1 {# b0 l+ b( @5.一个网络只能有唯一的一个网络标号,一一对应。/ A6 v& v" b8 A
6.封装的管脚数必须与ORCAD原理图上封装管脚数一致,且PIN Number也必须一致。
; Q* H0 v' ^% _( E! j7.注意封装的device有时会出错,里面的PINCOUNT会变为0,需要重新修改。
. C: w; C. [4 t% X8.分裂元件的每部分source part应该相同,不然产生网表会发生冲突。# R) |8 B) P5 L: C" b# Z
9.库路径设置正确。7 g2 r; x4 V3 M$ j+ O4 x
|
|