一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,4 a8 b/ j6 H; x" ?$ ~9 P& U: u
你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
( m5 G" q4 A3 \* R( F3 I; I分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
$ a* w+ T# W) c. h0 c多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
! s, t1 h4 {# p+ t/ K如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:, K S8 _3 k2 f) i3 U
1,logic>>Net Schedule命令, y6 h3 y3 d7 i2 i5 ^6 |! ?7 x( b$ J
6 f* s$ `4 X0 m2 u' T6 j* Z8 o2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin
6 R: ^/ X- q; r0 l8 X
# T) [. S/ Q1 d
3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts
' N' T+ k/ y8 ^5 K. r: K8 K8 H4 d% a" g
9 w$ q4 `& i$ H% U定义好T点之后就可以在规则表里面定义pinpair设置等长了 |