找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 844|回复: 8
打印 上一主题 下一主题

[仿真讨论] 还是阻抗匹配

[复制链接]

12

主题

38

帖子

-8945

积分

未知游客(0)

积分
-8945
跳转到指定楼层
1#
发表于 2011-10-21 21:13 | 只看该作者 回帖奖励 |正序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCB板内数字芯片的输入阻抗为几M,输出阻抗为20-30几欧姆。3 Q. e  D( y/ |* n! {( Z
而我们一般要求,传输线特征阻抗保持稳定在50欧姆左右。
4 A8 I' m- o( v- k7 m  N这样看来,岂不是我不论如何稳定传输线阻抗都是没用的?一定会发生反射?% {# t1 N! C% P; w+ H1 c2 {& s

' g6 L& ^; K7 M+ N; P或者说,如果我想保证信号完整不反射,必须要在信号源端增加匹配电阻?
+ x% Y9 H: r9 L+ V$ d9 d: h3 a& W( k  X5 |) m/ u5 ?
请高人指点!!
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

8

帖子

-8987

积分

未知游客(0)

积分
-8987
9#
发表于 2011-10-24 10:37 | 只看该作者
是的,楼上这个是正解,不一定要靠放置电阻来调节阻抗,电尺寸变化对阻抗影响也很大

2

主题

48

帖子

171

积分

二级会员(20)

Rank: 2Rank: 2

积分
171
8#
发表于 2011-10-24 09:37 | 只看该作者
snail 发表于 2011-10-22 09:41
8 k2 |. M. u9 }, U实际上,我们不得不用电阻匹配的情况是很少的。
. j- \( Z4 Y4 N" f4 P至少,就我目前来讲,没见过多少板子,在cpu端放密密麻麻 ...

% c6 J% b' ]. @  b; g" ^- k1 R因为消除反射有很多方法,源端匹配的方法是用得少的一种,所以很少看到~~/ N  c" N- s$ m% K7 T
8 J! Z1 X6 g: w8 f! d5 h
可以参考DDR电路,一般都进行了匹配处理~只是用的是其它匹配方法~

12

主题

93

帖子

702

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
702
7#
发表于 2011-10-22 16:29 | 只看该作者
对于高速,反射是无所不在的,都是尽量减小反射,让SI更好,稳定性高。至于什么情况什么信号必须要做源端/终端匹配,就看芯片对电气特性的要求了。包括overshoot undershoot Trise/fall Thold Tsetup等……据我理解,很多总线做或没做端接多是工程经验的结果,还有就是Cost and Value的权衡!

12

主题

38

帖子

-8945

积分

未知游客(0)

积分
-8945
6#
 楼主| 发表于 2011-10-22 09:41 | 只看该作者
xuelili 发表于 2011-10-21 22:12 3 D4 f9 X/ Z# z$ ?  J
高速的传输线是需要阻抗匹配的,输出端阻抗如果不足50ohm,那么需要输出端串接一个电阻,使之达到50ohm,输入 ...

9 B2 e; T: j& i; K4 g" H. d+ _实际上,我们不得不用电阻匹配的情况是很少的。" d6 Q* {3 K! r# e( l# K4 X
至少,就我目前来讲,没见过多少板子,在cpu端放密密麻麻的电阻做匹配用。6 U, l: A- t0 }. |
这是为什么呢?

12

主题

38

帖子

-8945

积分

未知游客(0)

积分
-8945
5#
 楼主| 发表于 2011-10-22 09:40 | 只看该作者
113788067 发表于 2011-10-21 21:49 ' D& K5 A' f9 s" `: N
可以肯定的告诉你  在信号终端肯定有一次反射,   但是你要考虑的是:反射对什么信号产生的影响才是我们要回 ...
8 F- r6 w' |( [6 H' q" _
实际上,我们做工程,包括市场上某些开发板,他们在这些高速的信号线上也没有放匹配电阻。
7 M% _/ b. o0 [* u( m至少,我目前看到有匹配电阻存在的板子挺少的。' |; F; N8 Q( c7 s6 Q
而且,我们主观上也不愿意放电阻,第一占地方,第二layout,绕等长时会比较繁琐了。

12

主题

38

帖子

-8945

积分

未知游客(0)

积分
-8945
4#
 楼主| 发表于 2011-10-22 09:36 | 只看该作者
113788067 发表于 2011-10-21 21:49
9 I2 T! B  v2 [$ r5 y可以肯定的告诉你  在信号终端肯定有一次反射,   但是你要考虑的是:反射对什么信号产生的影响才是我们要回 ...
3 ~! T- f) u6 p6 s6 `1 u
膜拜啊~~" L8 z1 r0 w% R% Z& l% c
4 N+ i  t) y! }7 v8 I2 v3 L0 ]% M
我们一般主要对于RAM的高速信号的质量要求比较严格,那些信号又分为,数据信号,时钟信号,地址和控制信号。
* J! [# H1 N9 k( D, A3 q9 x) [个人感觉是,时钟和地址控制最重要了,数据次之。不知道实际是不是这样。
$ O4 l8 v3 E$ x9 M. h$ @" l
# _3 X3 s# B" k+ V但是,这只是自己朦胧的感觉,并没有实际的理论和经验基础。
# x! f0 R) V. `' [& o  ~% y至于,反射对这些信号会带来什么影响,哪些影响必须回避,等问题,更是没有一个总体的概念。
, W: y: E" E" A- u1 y- C' V) K. C( P& M) J; V, i3 |
理论和工程经验不足啊!, S4 Q0 W* a  y7 M: L, Y
还请大哥不吝赐教,小弟感激不尽啊~~

0

主题

25

帖子

-8910

积分

未知游客(0)

积分
-8910
3#
发表于 2011-10-21 22:12 | 只看该作者
高速的传输线是需要阻抗匹配的,输出端阻抗如果不足50ohm,那么需要输出端串接一个电阻,使之达到50ohm,输入端几Mohm,所以要在输入端并接一个小电阻,使它的阻抗接近50ohm。这就是阻抗匹配

2

主题

48

帖子

171

积分

二级会员(20)

Rank: 2Rank: 2

积分
171
2#
发表于 2011-10-21 21:49 | 只看该作者
可以肯定的告诉你  在信号终端肯定有一次反射,   但是你要考虑的是:反射对什么信号产生的影响才是我们要回避的呢?你能搞清这个问题就上面的问题就解决了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 08:52 , Processed in 0.064471 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表