|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Orcad capture导allegro的网络表需要满足以下条件就不会报错?
I4 t5 Q6 G- Y* w1.元件脚必须有name,而且不能同名。(最好也将pin number填写完整): J% s0 H; B; G* y/ G
2.元件名称还不能太长,最长不能超过31个字符。
* S+ m, ]" {, f4 D, {& C% W- s2 i3.管脚的类型也不能冲突。4 e% h. f& t9 Q, k9 m, N J
4.封装名称只能使用“0-9”、“a-z”、“A-Z”、“_”等字符,不能使用“/”、“[ ]”、“( )”、“#”、“+”、“*”、空格及小数点等非法字9 D, g$ N! S& {5 z- _
符。
' Z8 Y8 R d( q5.一个网络只能有唯一的一个网络标号,一一对应。
* j @& o' y& r5 K1 u1 [1 z6.封装的管脚数必须与ORCAD原理图上封装管脚数一致,且PIN Number也必须一致。
: l! z; e/ Z; y* d! U7.注意封装的device有时会出错,里面的PINCOUNT会变为0,需要重新修改。* N" p/ H9 l" M* q9 d* G m2 x: n
8.分裂元件的每部分source part应该相同,不然产生网表会发生冲突。6 F" N4 i- F0 X' |1 R7 V8 Y
9.库路径设置正确。; }7 ?) _) w) `
|
|