找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1063|回复: 3
打印 上一主题 下一主题

时序的问题

[复制链接]

129

主题

594

帖子

3480

积分

五级会员(50)

Rank: 5

积分
3480
跳转到指定楼层
1#
发表于 2010-12-20 10:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
刚做了一块板子,arm+SDRAM+FPGA,arm有一撮flash线连接到SDRAM与FPGA,分时复用& `: Z% V5 z* D% n5 W
现在有一个问题是,不焊FPGA的时候,SDRAM可以跑起来,一切通讯正常,焊接上FPGA以后,就跑不起来了。
1 |. E' [6 u/ d9 J后来在CPU的前端接了一个buffer,又好了。
  j4 c, {/ J6 j, B& c因为flash是集成在SDRAM里面的,所以做远端分支的topology很难,主要是branch的地方长度下不去
! O  ~1 m" O, W+ X5 w开始以为是反射造成的问题,可是fpga没上的时候SDRAM可以跑就说明应该不是stub引起的反射。
) K- k+ P3 g, V7 X+ Z后来发现这个就是一个普通时序系统,会不会是因为线长造成的时序问题呢
/ s' Q. p# n( E& h" {7 d9 A想改版但是又找不到充足的理由$ @& D9 T& [( p5 G% x* T
还请DX指导下可能的原因,咱再一个个验证去* k5 [4 d6 z8 N
谢谢个先: c2 H, }0 M" N8 v3 K2 V& I& ~; P

* @6 m7 Q* g* [, d: e
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

129

主题

594

帖子

3480

积分

五级会员(50)

Rank: 5

积分
3480
2#
 楼主| 发表于 2010-12-20 15:17 | 只看该作者
我顶上去

24

主题

978

帖子

7766

积分

六级会员(60)

Rank: 6Rank: 6

积分
7766
3#
发表于 2010-12-21 14:27 | 只看该作者
可否贴个简单的图,稍微做下说明,会好点!

66

主题

303

帖子

8549

积分

六级会员(60)

Rank: 6Rank: 6

积分
8549
4#
发表于 2010-12-23 23:30 | 只看该作者
arm有一撮flash线连接到SDRAM与FPGA,指的是数据线吗?
) J% L- W" s. G5 ]% L0 a. f! J) NFPGA不用数据线的时候内部是否置高阻了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 19:38 , Processed in 0.054980 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表