找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 459|回复: 0
打印 上一主题 下一主题

7月25日培训心得

[复制链接]

5

主题

22

帖子

246

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
246
跳转到指定楼层
1#
发表于 2015-8-12 20:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
第一次参加allegro的培训,本次是以HDTV为实例,针对DDR3模块设计和开关电源处理为重点。
: t! `$ `0 C( k) r6 X, @
7 j4 o) U! ]2 P7 r8 I$ [) z1.DDR部分(以芯片的layout Guide 为准,没有的话,以下列为准)
7 S# F( j  b. @2 w! fa. DDR SDRAM读写复用,QDR SRAM读写分开。
  }1 Z2 H' ~: @" c; tb. DDR数据线走线中需要注意同组同层(D0~D7,DQS0 +/-),(D8~D15,DQS +/-),中间不能参杂其它信号,DQS为基准等长,最长控制在2500mil以内,组内误差控制在 +/- 10mil ,优先以地为参考层;特征阻抗 单线50 OHM ,差分100 OHM,相差不能超过0.5 OHM. z! @7 v  s4 K$ u1 z+ i% P
   地址线、控制线、时钟线以时钟线为基准,地址线误差控制在 +/- 50mil,布局布线.
: _9 S% I$ r/ E1 y  W  ~8 X  oc. 所有的信号少换层,特别是数据线与时钟线不能超过2个过孔,所有信号线之间满足3W原则。
4 W1 ~/ `  Z0 u" |2 x% Gd. 所有的信号不得跨分割,且有完整的参考平面,换层时,如果改变了参考层,需要注意增加回流过孔或退藕电容.. q3 t; Y$ e" H- n
e. Vref为电压敏感型信号,且对DDR addr和data组应该分开供电。Verf电源线宽,线距推荐不小于20mil0 g- H3 X' q- B9 H4 i0 ?
f. 所有DDR信号距离相应参考平面边沿至少30~40mil.$ K( D8 w+ j7 e' l
g. 任何非DDR部分的信号不得以DDR电源为参考。" i0 ~) A$ @( f$ b5 c6 y8 e
h. 地址线布局布线要求优先Fly-By,分支处的过孔到管脚长度尽量短长度在150mil 左右1 k7 K) R  t1 k% _- J5 Q# L
i. 地址线和控制线的上拉匹配电阻放在最后一个DRAM末端,与DRAM走线长度不超过500mil,上拉的VTT电源要求与DDR相同。: ]! n, S* M2 v( {* ?8 o

! k2 X5 T" H6 L; `2.电源模组处理8 z8 K$ T1 D5 Z
a. PCB载流的4个因素:线宽,铜厚,温升(线宽越细温度越高,温升越小越好),层面(外层散热好)
/ d& i: L: Y8 w0 k, E8 g  Db.12 mil走线对应1A的载流3 |2 C9 L  ~  G
c.电源EPAD的过孔不要塞孔
, g( z  v: ~8 J* U$ O! G$ H2 }7 l0 d8 m0 J
感谢杜老师 * \* _3 u$ {+ U3 B( j" q- B1 O* |5 H% j
8 x! |" m6 Z  K9 }7 `7 C: K5 d
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-11 04:53 , Processed in 0.053050 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表