找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 5844|回复: 35
打印 上一主题 下一主题

音频芯片的SDA和SCL接上拉电阻?

[复制链接]

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
跳转到指定楼层
1#
发表于 2013-11-6 20:48 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
前边接的22.1Ω的电阻是限流的吗?那为什么又接上拉电阻呢,不是又拉高了,还是我理解错了?请高人指点

QQ图片20131106204632.jpg (45.77 KB, 下载次数: 10)

QQ图片20131106204632.jpg
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

48

主题

667

帖子

6031

积分

五级会员(50)

Rank: 5

积分
6031
推荐
发表于 2013-11-8 22:18 | 只看该作者
weihuaping118 发表于 2013-11-8 00:56! N+ s9 S4 v0 H8 R. G! q9 p
唉,这么多的鸟,版主也不解释下,呵呵。现在太晚了,睡觉了

- D5 G) _. ?, E2 X7 I$ f3 A7 S呵呵,这个要了解I2C通讯的本质是什么!或者串口通讯等,做为保护IO的作用,准确说是限流,还有就是对信号的上升边沿有所平滑,准确说是消过冲,阻值不能过大,不然会和I2c的总线电容形成RC滤波,那样就成了积分电路了,也就是三角波,总线通讯就错误了,呵呵,
4 g0 q" V. A/ t5 a. A8 f# c0 K* V; Y& T  ?
在下随口说一下;我觉得很多人总是一上来就问人,这样的学习方式不太好,首先要自己摸索了,实在不懂才问,要问就要问出意义所在嘛,简单的随便说下,没有人会愿意回答的,什么是高手?高手都是解决高水平的问题或者是比较有技术的,不是这样问问题的呢,我觉得哈,这样问的结果就是告诉你加了总比不加好,呵呵,满意吗?个人觉得没有啥意义。不知道有人赞同不。

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
推荐
发表于 2014-2-7 17:34 | 只看该作者
I2C 規範上的說明︰  T! n- r# }" J% z5 \
- L$ a( e6 H/ H/ l% L* m
Rp min is shown in Fig.37. The required noise mrgin of 0.1VDD for the LOW level, limits the maximum value of Rs. Rs max as a function of Rp is shown in Fig.38. The bus capacitance is the total capacitance of wire, connections and pins. This capacitance limits the maximum value of Rp due to the specified rise time. Fig.39 shows Rp max as a function of bus capacitance. The maximum HIGH level input current of each input/output connection has a specified maximum value of 10 mA. Due to the required noise margin of 0.2 VDD for the HIGH level, this input current limits the maximum value of Rp. This limit depends on VDD. The total HIGH level input current is shown as a function of Rp max in Fig.40.! K; m7 T+ ~4 ^* u. |- b( X
. j5 }* a1 q; v5 P  S9 r

: A% U1 H1 r6 b% l/ q; MSeries resistors Rs are optional. They protect the I/O stages of the I2C-bus devices from high-voltage spikes on the bus lines, and minimize crosstalk and undershoot of the bus line signals. The maximum value of Rs is determined by the maximum permitted voltage drop across this resistor when the bus line is switched to the LOW level in order to switch off Rp2.( N0 \* K5 X4 o$ h  Z, U4 _

  A0 I9 E% A0 J! _

点评

正解  发表于 2014-2-8 12:37
哈士奇是一種連主人都咬的爛狗!

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
推荐
发表于 2014-2-7 15:24 | 只看该作者
其實 I2C 的規範都有寫啦!
. k% K! E$ [0 b( ^/ R
( x  d+ S. z0 A0 M2 x

I2C Rs and Rp.jpg (313.79 KB, 下载次数: 24)

I2C Rs and Rp.jpg
哈士奇是一種連主人都咬的爛狗!

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
2#
 楼主| 发表于 2013-11-6 21:03 | 只看该作者
刚百度了下,是不是因为I2C总线空闲时都要高电平?所以才接上拉电阻,那阻值是怎么确定的呢?, {- ]1 M9 i1 {. m

10

主题

176

帖子

1770

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1770
3#
发表于 2013-11-6 21:33 | 只看该作者
印象上这个跟总线内部电容有关,没必要算1.5k~2.2k之间就行,

4

主题

33

帖子

-1万

积分

未知游客(0)

积分
-11730
4#
发表于 2013-11-6 23:32 | 只看该作者
22ohm 是为了抑制反射; 上拉电阻的大小跟你I2C 跑的频率相关的。 看一下I2C的Specification就清楚了。

2

主题

103

帖子

2226

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2226
5#
发表于 2013-11-7 08:40 | 只看该作者
串电阻不是为了放反射,而是调试维修方便,比如IICSDA短路了,断开电阻就可以知道是那一边短路了。可以不串电阻。但上拉电阻是必须的,2.2K-10K都行。LZ还是google了解一下I2C。

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
6#
 楼主| 发表于 2013-11-7 09:34 | 只看该作者
楼上的我信哪个呢?一个说抑制反射,一个说为了调试?

点评

22.1的电阻是EMC的措施,降低反射的。不是为了调试。  详情 回复 发表于 2015-5-15 10:15

4

主题

33

帖子

-1万

积分

未知游客(0)

积分
-11730
7#
发表于 2013-11-7 09:43 | 只看该作者
都参考一下吧,每个理解都有各自的依据。 做这一行,通常一个问题没有一个绝对的答案。

31

主题

4315

帖子

1万

积分

EDA365特邀版主

"學會了" 就簡單了.

Rank: 6Rank: 6

积分
19089
8#
发表于 2013-11-7 09:52 | 只看该作者
"为了放反射" ???
3 M0 [9 B- q# m' [: v  M5 ]7 [3 x/ x3 H# G1 i' _7 e
速度要達到 《數十MHz》 等級以上才會發生嚴重的反射問題,I2C 通常最快也只有 《400KHz》,哪裡會有很嚴重的反射問題呢?

点评

I2C虽然低速,但通常是一驱多,如果仿真或测试过菊花链电路就会发现,回沟和振铃是很常见的。对于事先没有仿真的同学来说,调节这两个电阻是重要的手段。但我一般把这两个电阻放在芯片侧,也就是芯片与上拉电阻之间  详情 回复 发表于 2015-5-15 10:07

42

主题

691

帖子

2756

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2756
9#
发表于 2013-11-7 10:42 | 只看该作者
tgwfcc 发表于 2013-11-6 21:03( u0 v3 N' v3 h7 ?5 t
刚百度了下,是不是因为I2C总线空闲时都要高电平?所以才接上拉电阻,那阻值是怎么确定的呢?

6 d0 ~" {; H$ A/ y- _9 j! I童鞋, I2C上啦电阻的大小通常是根据所需要的上升沿快慢来决定的。上升的快就用小的上啦电阻,至于要多大电阻,一切以调试结果为准。通常使用的阻值有1.5K,2.2K,2.7K,4.7K等
If by life,you were deceived.
Don't be dismal ,don't be wild!
In the day of grief,be mild!
Merry days will come, believe.
Hearts is living in tomorrow.
Present is dejected here:
In a moment, passed sorrow
that which passes will be dear.

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
10#
 楼主| 发表于 2013-11-7 14:57 | 只看该作者
3颗油,

150

主题

549

帖子

2310

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2310
11#
发表于 2013-11-7 19:15 | 只看该作者
上拉电阻是根据I2C的规范,一定要加的。+ H0 o) I' E' j- h
串接电阻是为了电平匹配,有可能两个IC的电平不一样。

48

主题

667

帖子

6031

积分

五级会员(50)

Rank: 5

积分
6031
12#
发表于 2013-11-8 00:56 | 只看该作者
唉,这么多的鸟,版主也不解释下,呵呵。现在太晚了,睡觉了

点评

小弟黔驢技窮,怕誤了大家的前程。>_<|||  发表于 2014-2-7 15:18
麻烦大牛帮忙解释一下。  发表于 2013-11-8 12:36

48

主题

280

帖子

1312

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1312
13#
 楼主| 发表于 2013-11-8 11:23 | 只看该作者
楼上的什么意思呢?

4

主题

37

帖子

878

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
878
14#
发表于 2013-11-8 15:15 | 只看该作者
series resistors Rs protect the I/O stages of the I2C-bus devices from high-voltage spikes on the bus lines
: _, i) I* g: iand minimize ringing and interference.

4

主题

175

帖子

1541

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1541
15#
发表于 2013-11-8 16:25 | 只看该作者
我用的I2C只有上拉,没有串电阻啊。。。何解呢??
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-9 06:23 , Processed in 0.076524 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表