找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 58|回复: 6
打印 上一主题 下一主题

cadence AD与其他仿真软件的标准过程

[复制链接]

4

主题

56

帖子

81

积分

二级会员(20)

Rank: 2Rank: 2

积分
81
跳转到指定楼层
1#
发表于 2018-4-18 10:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
用了CADENCE和Altium Designer布线很长一段时间了, 但是在拥有了SIwave, hyperlinx,speed2000还有Sigrity SI, PI等软件的帮助之后,感到有必要进行标准化的工作流程。* T, G" E2 c3 H5 J& C

5 D+ x- r& h  r$ B8 u) P% J) @* q这是因为你辛辛苦苦布好线的板子,经过SIWave等软件扫描以后,会出现一大堆问题,反复的改,反复的扫描,这样迭代下去,感觉走了很多的弯路,没啥大意思。4 H) x) Y0 u4 d* a; a8 v* l9 s4 e# W
4 T, }% |* Z7 o" t1 b5 w/ ]
借此宝地,问一下坛子里的有经验的大神们,把上述软件都安装好了,在原理图画好以后,怎样的流程才能使工作量最小?3 J+ u. \7 }& B
9 T5 L. j9 E* f+ y2 J
特别是信号完整性和电源完整性布线打孔的时候,我们能否通过仿真软件计算以后,按照计算的线宽,阻抗,经过计算的过孔的大小,并且经过成功的模拟以后的数据来布线,
$ [+ ]6 T; Y5 X3 @0 b7 f7 Q- d! s. W7 X- e6 K/ z4 [
这样可以避免盲目性,从容的做到知行合一,在布线。 特别是针对设计阶段的计算仿真,真的很有必要,没有数据的布线几乎就是瞎忙,后期的改动会非常的大。# U; u1 x7 B& b" K- C

( F$ T4 P' e0 L* P6 |0 m7 a% D2 O先谢谢各位,光临本帖。5 }+ f+ c8 a) U2 h5 d
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
2#
发表于 2018-4-18 15:04 | 只看该作者
楼主想法很好,不过感觉想多了      (有点过设计的感觉)2 j' v) c, c* g
4 Q1 U0 H1 a1 |! Q) X: _" \
就说一点,不是所有设计都需要经过仿真这一步的,现在很多设计一般按经验来做都是足够了的。% e3 q- g& f) S
反复的修改?是否是自身不足引起的?什么都靠软件有时候也是不靠谱的  
4 {* ]0 g, _9 W8 a! I6 U(软件也是要人来设置的)

点评

你的经验应该都是低速的项目,根本用不到这些东西。你就是板子的空间太大了,感觉不到这个东西的重要性,当PCB板面积非常有限,元器件密度非常高的时候, 这些工序就 非常的重要了, 所以你说的经验还是很片面。  详情 回复 发表于 2018-4-19 15:24

4

主题

56

帖子

81

积分

二级会员(20)

Rank: 2Rank: 2

积分
81
3#
 楼主| 发表于 2018-4-19 15:24 | 只看该作者
superlish 发表于 2018-4-18 15:04
/ \* n0 e. Y* s5 N. K3 [, N0 f5 @楼主想法很好,不过感觉想多了      (有点过设计的感觉)
8 A& ^$ l/ ]& \% }0 }1 q3 t! h
, @% F+ n( i# _3 D( }0 C7 o6 G/ t9 f就说一点,不是所有设计都需要经过仿真这 ...

8 ^0 I9 `* K9 X( n你的经验应该都是低速的项目,根本用不到这些东西。你就是板子的空间太大了,感觉不到这个东西的重要性,当PCB板面积非常有限,元器件密度非常高的时候, 这些工序就  v9 O5 @. Z9 d6 K2 m
非常的重要了, 所以你说的经验还是很片面。
, t2 m5 q" K2 s3 g8 ]" T& d) G
/ c- H7 x: O5 ^# A( ]

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
4#
发表于 2018-4-20 11:24 | 只看该作者
不知道你跑多高的??现在10G的都随便拉线了。
* w6 v# W' P" |$ b( \4 A6 ~3 j) V" O5 H) c% z  P* G# X8 X
“我们能否通过仿真软件计算以后,按照计算的线宽,阻抗,经过计算的过孔的大小,并且经过成功的模拟以后的数据来布线”% V5 f; ~' Z, [" C% z0 h

" G6 L) G. S5 R/ S仿真需要模型,你没有PCB,自己去建个和你说的面积有限的空间,你弄这个都够呛,还有,等你弄完后,你能保证和设计相符?即使你贴过去,你所说的有限空间可够??& G6 J! ]: e  g8 k+ t

) m9 G* f! e% J2 G* F( O' J% P仿真优化估计会按好的去做,但是实际不一定就做的出来呢?总有个取舍的,例如差分换层打孔,想的打2个是好的,而有时候你能打下一个孔都是很困难的了。
8 Q5 q- h8 i8 S" y2 E$ p1 h# ^' O# H0 d2 m$ p
如果想的那么简单,软件估计早就弄出来可以了

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
5#
发表于 2018-4-20 11:44 | 只看该作者
楼主是不是什么都自己弄呢?' i4 Z: T5 ^, b" N! `1 J, ~
很奇怪的是,“仿真软件计算线宽线距阬” ?这个在布线前不是就要考虑的吗?如果想走粗线,可以让工艺算粗点,但是也要考虑布线空间,例如BGA内走差分,走不了粗的也的结合实际来做,能留多少空间布线,这个在布线前就能算出来的,告诉工艺就行,没必要一个个去仿着玩
: W5 |( V+ w! Y% Y# @, \. v! C  q( e& K' E6 c  G
现在有前仿的,但是还需要后仿真去验证,如果不满足的还得改。
3 N1 I/ ]' n; v3 y8 D6 y+ f, D
. O# K& Q# R% ?+ r对于电源完整性设计打孔,一般电源都要求裕量设计,多打孔。仿出来的刚刚好就OK? # a9 Q$ R$ Z6 S5 X

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
6#
发表于 2018-4-20 11:59 | 只看该作者
所谓现在大部分经验并不是我的,很多什么规范啊往上很多的,并不是楼主理解的那么片面。
1 C& _9 n; H& x+ W8 X  X最主要的一点,所有这一切,必须满足工艺,能生产出来。4 s0 Z( q! o8 N$ o3 l! d2 ^0 C& J0 n
假如如果仿真算9mil的孔好,是否也要打9mil的孔?小孔表现好的话,不满足孔径比怎么办?- w: G3 I7 U- V$ }6 G8 q
而这些在设计前就要考虑,不是等仿真后才去修改的。
/ T& J0 i5 W2 |2 o0 v2 x* v
  a7 T, _9 B  H' P, a不满足工艺要求的设计的,无论做的多么好,才是真的瞎忙。

4

主题

56

帖子

81

积分

二级会员(20)

Rank: 2Rank: 2

积分
81
7#
 楼主| 发表于 2018-4-22 09:04 | 只看该作者
你看你就是做低电压的,估计10到30A的告诉版你没怎么做过,尤其是电磁配合完美的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-16 15:24 , Processed in 0.058312 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表