找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6079|回复: 11
打印 上一主题 下一主题

allegro导入网表错误 大侠们帮分析分析

[复制链接]

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
跳转到指定楼层
1#
发表于 2012-9-19 11:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从orcad里面导网表到allegro,出现以下错误:
" k8 l( \2 R4 S(---------------------------------------------------------------------)
& Z3 K5 J' L% U1 p(                                                                     )
% c& H& O7 d2 y1 {(    Allegro Netrev Import Logic                                      )) f: O5 W3 [; V' W+ m% h
(                                                                     )
5 R- j" v8 k) B3 q0 v$ r2 |6 `(    Drawing          : JC0047EKT2132.brd                             )
. b' [7 W! z9 `7 g5 @% [(    Software Version : 16.5P002                                      )
" g, _2 N9 J  w9 H8 x/ M% K(    Date/Time        : Wed Sep 19 10:30:51 2012                      )
9 t9 U  M* Y% A(                                                                     )
# S( Q/ n9 N. W2 T8 z4 Y(---------------------------------------------------------------------)! D/ Y# h( `: I. k" g* O0 O9 J3 V

5 m0 M& q  w) y/ Q8 I
# _/ t) ]9 ^: g6 m$ M------ Directives ------, u, q, A" ~. f8 j9 g
' e# ^1 g5 J9 S4 ~7 G4 {1 R' c+ l
RIPUP_ETCH FALSE;
" L/ L1 ]/ E3 h3 h  j% [# \RIPUP_DELETE_FIRST_SEGMENT FALSE;
/ w- |3 w5 X+ ~4 }' cRIPUP_RETAIN_BONDWIRE FALSE;
" k8 w5 {7 b9 z2 o0 d: ~1 |RIPUP_SYMBOLS ALWAYS;
& z- T4 _0 q: m& ]Missing symbol has error FALSE;
$ _3 `# p# y7 e/ n' T" @+ t6 q- V6 D9 ESCHEMATIC_DIRECTORY 'F:\SPB16.5EKT2132\SCH\ALLEGRO';
( k) k# ^+ V* o7 r& FBOARD_DIRECTORY 'F:/spb16.5EKT2132/SCH/allegro';! K% W: d* G( @" ^- k. v
OLD_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
: d1 T; h* N  g" P. y. B6 X) nNEW_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
2 v9 [' f) ?+ r: r& `# \' _/ h, {0 b
CmdLine: netrev.exe -5 -y 1 -n -i
3 f! c9 o% j  U( [0 B F:\SPB16.5EKT2132\SCH\ALLEGRO
3 `- }8 v) |& a+ u' {( MF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
. n! z  C1 M+ r% {$ ]6 k4 {* sF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
5 s7 `5 n2 L$ K  U+ |( T& ~) R
9 ]" _; R! n) f1 r------ * U& I* ^0 G: J5 Q* O; e0 @
Preparing to read pst files ------
! W% T# m( O. z- D1 D6 b1 E$ G/ T/ X. g5 f; g: G
Starting to read . S. W" {) ]# ~, f6 o% k
F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat
: `7 m5 Y' C0 d4 f" ]4 ]8 u3 p! `2 \   
. j" S, h; P) J& g4 ]  ~8 N3 s: @/ IFinished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat (00:00:00.10)
! b& P  |2 z  [- F2 X" ]- ]( s( `% O$ l* p. W& j
Starting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat
: t4 |; _4 @9 y' j4 Z8 d     S2 u9 ?: c6 _
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat (00:00:00.00)! P# s2 ]1 b2 V( x0 {  H
" V/ l4 ~5 {: T: r
Starting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat
2 z) R3 ~0 Q2 l   & B; V  `; H4 z: m
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat (00:00:00.00)6 s5 n8 y/ d' i2 r4 `
3 e( @: v. y2 e5 S8 a+ S
------ " [# F, f5 P4 k! p6 d/ W- ^
Oversights/Warnings/Errors ------
" }0 |: \6 }) k7 Y3 }: I
' ]' L0 j, d1 I' F! C9 C
/ u3 ~# l, ~* s$ [7 `6 r2 Z. v5 b; {$ j9 @7 r
ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by " b, T0 o/ J" A2 V, b2 {& P
user "toshiba" on system "TOSHIBA-PC".
, \9 k7 v# Z8 s: H' C; `2 tResolve lock file and re-run netrev.
* N/ Z5 O  J8 ~$ A* ~3 n0 J8 O) F" v+ l, Z$ _
1 Z; c) l. |' V: M4 r
# ~1 U. f, y1 ]5 q' F3 v#1   ERROR(SPMHNI-175): Netrev error detected.
9 B' V4 M9 D4 a- y* _4 U7 }" [+ y- a9 R3 R3 e1 X$ F
- D. h; J( z7 A5 l
#2   Run stopped because errors were detected
1 m. @% f7 C1 x- ^. f0 l+ J
4 F0 O7 D) d4 z/ }7 ^# anetrev
3 ~; Z* Y" I7 rrun on Sep 19 10:30:51 2012- E% _) Q1 S: ~  w( W: |. _1 _" U
   2 i4 X9 Y4 f2 ]9 S/ e( g
DESIGN NAME : 'EKT2132'
! U& u. j8 F& l( B7 U% x( W8 w PACKAGING ON Apr 21 2011 10:02:300 L4 g. e; U& g' v  Y' K; i  R

5 R+ ?! A" o. A( Y' d   
" O1 `5 _* K( U$ \: gCOMPILE 'logic'
% W* S# t; N/ k1 P. Q1 X# T9 S   CHECK_PIN_NAMES OFF
; X6 x0 M- M' r* y. w4 _- V   CROSS_REFERENCE OFF
& I1 N0 X7 j- ?$ r   6 r/ a- \+ `4 k* Z. g
FEEDBACK OFF1 v6 w: A7 q$ S
   INCREMENTAL OFF
3 w- i; Q( ~* N8 f6 I7 B$ G+ V; O   
$ M4 F' @# ^/ S& K, [/ MINTERFACE_TYPE PHYSICAL
4 D$ ?) ^' }* S' G5 C3 g   MAX_ERRORS 500
! C/ N' |8 b2 t6 A% [   
3 K* j/ u$ t9 q2 O( l( GMERGE_MINIMUM 53 g- D- Z# x7 Y. t
   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'% A7 X- n) ]6 n8 Q( C
   
5 P8 F. i3 h7 ^5 D# G9 ZNET_NAME_LENGTH 24# H3 {! S4 K7 x1 e; d# t' ^0 r
   OVERSIGHTS ON
3 d8 G0 L$ X* a' D   REPLACE_CHECK OFF* n' {: _! X% M6 c* {
   ' C* Y1 Q; _  |" n( [
SINGLE_NODE_NETS ON
, D- C) K8 ^! z& r8 {   SPLIT_MINIMUM 0
9 B& I: F, O* G8 c7 z   SUPPRESS   20
2 X- f/ i, Z& l   0 s2 ^' G" k! G4 T  B. v& P& ?
WARNINGS ON
% v0 g+ L! h5 Z& I$ q  P7 X! d( y! I, v  N8 `7 l; i7 i5 l
  2 errors detected
! f9 ?5 P1 p' E) Q1 t* `2 y No oversight detected* E2 k2 r) `1 i0 f7 A, W
No warning detected. p0 a' b2 S* q! q

4 ~0 j6 I# X9 `+ j( D8 ]0 Wcpu time      
. S# U- v8 l9 K3 P+ _0 z0:00:32
  l8 q8 G" f' b( U: @elapsed time  0:00:00
" S  W+ g9 `0 Q+ Z0 r4 \; c: u1 ?  w8 F
大侠们帮看看,先谢过。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
2#
 楼主| 发表于 2012-9-19 11:24 | 只看该作者
自学习allegro以来,还未成功导入到网表,走过路过的各位大侠一定要帮帮忙啊

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
3#
发表于 2012-9-19 11:27 | 只看该作者
路径没设置好,还有封装没对应上。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
4#
 楼主| 发表于 2012-9-19 11:45 | 只看该作者
yangjinxing521 发表于 2012-9-19 11:27 1 [, E! X# ~- f$ l8 E- y
路径没设置好,还有封装没对应上。。。

4 F& l2 l- F6 v" e, H
8 _: R8 R* T; d* Q. W请帮忙看看,封装有问题是跟这个有关系吗?5 |7 @3 M/ Z5 p6 t2 n- J
在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PINUSE=UNSPEC:) j" B: g' Z( x: Z+ a
primitive 'CONN_6PIN_CONN_6_CONN_6PIN';  o9 G1 D; _' j- Z0 J
  pin
  t) y, X' I" d0 z2 N6 _    '1':2 q+ D3 ]% q* k; o
      PIN_NUMBER='(1)';6 A1 Y. i- X6 T: v, Z) \8 @2 G
      PINUSE='UNSPEC';" O: j" c: ^; o
    '2':
% m* d9 ?4 j* C$ H      PIN_NUMBER='(2)';( Q- w4 D5 l$ Q% o/ U! m6 d( E7 ]/ e9 x
      PINUSE='UNSPEC';% ?7 t# ^3 U* Z7 W
    '3':
$ |1 e8 a% Q$ ~      PIN_NUMBER='(3)';
* P6 _* m' p" s  c      PINUSE='UNSPEC';, y& |; L- R' N. ~
    '4':4 G4 T7 D% T" o8 ^$ E
      PIN_NUMBER='(4)';
+ p$ o  G( A' n) m# y# ^% e      PINUSE='UNSPEC';
6 B, r5 w7 {& C7 n5 q" `% A    '5':
3 C. c" p/ q0 W0 E. K7 v1 n6 o! t      PIN_NUMBER='(5)';. V" @- ]" R6 k1 d
      PINUSE='UNSPEC';& @6 F  [* v; A3 k2 N+ Z% y
    '6':- g3 c; Z( x) S; m5 ^8 x3 {; E+ T1 {6 Q4 B4 k
      PIN_NUMBER='(6)';  ]. X  A1 U7 P5 M0 [
      PINUSE='UNSPEC';
2 B- C1 Q! X% j2 A: E  W/ l  end_pin;
5 p( X. c9 d/ R% f  body1 [, `& x) E7 ?0 l0 q, \
    PART_NAME='CONN_6PIN';7 M" \8 ~+ m1 F1 A% X
    JEDEC_TYPE='CONN_6';0 ]# x' }  d/ {2 z! g0 `
    VALUE='CONN_6PIN';% s1 T4 j' Q" W5 A
  end_body;; v* c" v9 h: F* P3 `

0 [6 |, W4 ]8 Z! J& {; _8 |如果是,要怎么改?

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
5#
发表于 2012-9-19 11:51 | 只看该作者
rongsun1123 发表于 2012-9-19 11:45 3 D" M9 ]' ~8 s  r) X
请帮忙看看,封装有问题是跟这个有关系吗?
# v( _6 h- @; n* W在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PIN ...
6 ~8 |6 p$ ~# }/ Z$ {, R# }% J
PIN没有定义名字吧。。换个PIN类型试,PASSIVE...

52

主题

3705

帖子

8292

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8292
6#
发表于 2012-9-19 13:11 | 只看该作者
错误提示:
6 a: b) {" e) g9 T3 j8 M1 QERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 X4 C0 p5 C5 b
; ]0 k) a$ _$ k& Iuser "toshiba" on system "TOSHIBA-PC".8 v* i0 W& s1 F+ _% d5 Z! m- t. P& o* U" \; C- Z. J
Resolve lock file and re-run netrev.. G5 A$ b* D6 O# h3 I& r
说明"JC0047EKT2132.brd"文件被锁定了,要到File->Properties解锁,如果有密码还需要输入密码才能解。
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
7#
 楼主| 发表于 2012-9-19 16:30 | 只看该作者
自己弄了半天,情况变这样了:# b/ B! z" w2 |+ a; v9 V: K
直接从Orcad直接传递网表到pcb edit,就会报错中断。如果单从orcad里导出网表,再在pcb edit里面import logic,就可以导入网表和封装。不过IC的引脚方向变了,全部重叠到一起了, D! Y- h  }& w. O% w
! f  ]* \8 I4 B9 \9 w. H- X
错乱了。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
8#
 楼主| 发表于 2012-9-20 13:32 | 只看该作者
dzkcool 发表于 2012-9-19 13:11 * @/ T& [: u, a) m
错误提示:
7 a& |5 O. \! P* ~4 y# D/ \ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 ...
5 i+ ^: S1 ^1 F  U
错误提示:- d6 O( I, s1 }& B5 j
ERROR: File "JC0047EKT2132.brd" was locked on date 6 C0 |# |$ o: Z; H
"Thu Sep 20 13:14:53 2012" by user "toshiba" on system "TOSHIBA-PC".
" r' Y5 {9 C0 D* V" nResolve lock file and re-run netrev.
! B2 X2 r8 l) ?
# W2 I  ^# A. Y* O( I按提示,是brd文件被锁定了,进入file--properties. unlock是灰色的,而且我此前没设定过密码锁定。

无标题.jpg (3.98 KB, 下载次数: 0)

无标题.jpg

4

主题

22

帖子

439

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
439
9#
发表于 2012-9-21 14:13 | 只看该作者
同问!

0

主题

1

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
10#
发表于 2012-10-22 21:56 | 只看该作者
WARNING(SPMHNI-192): Device/Symbol check warning detected.
. f9 g% b: H8 K! ]
( e" J' V' r  ^! f; q( }WARNING(SPMHNI-337): Unable to load symbol 'SIP2-4' for device 'CAP POL_SIP2-4_470UF': WARNING(SPMHUT-127): Could not find padstack PAD1_5D1_1.
6 {4 C& s" I# ]. M* a' ^    due to ERROR(SPMHDB-274): Unable to load flash symbol F150_180_070 (Check PSMPATH setting for this symbol).
7 i0 Y+ ^; e5 o4 x! B6 A8 o5 S无法载入,是为什么呢

104

主题

343

帖子

1816

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1816
11#
发表于 2012-10-22 22:12 | 只看该作者
你做的封封闭是真FLASH或都你填了假FLASH数字,但PCB板上是没有FLASH的模板,你现在的报错是说FLASH不匹配,应该是你的SIP2-4这个封装上的焊盘出了问题,你把封装打开,看下每个焊盘的FLASH是否有问题,

64

主题

406

帖子

1855

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1855
12#
发表于 2012-10-24 16:04 | 只看该作者
导网表时原理图不能有半点的差错,好好检查原理图吧~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 10:41 , Processed in 0.071943 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表