找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 4193|回复: 9
打印 上一主题 下一主题

[HyperLynx] DDR2信号线长度关系

[复制链接]

4

主题

28

帖子

-8937

积分

未知游客(0)

积分
-8937
跳转到指定楼层
1#
发表于 2012-12-29 15:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
    我的DDR2 667,在做等长时,Datasheet要求控制线/命令线/地址线与时钟线的长度误差在100mil以内,数据线与DQS线的长度误差控制在100mil以内,而数据线与时钟线的长度要求则没有提及,请问我该如何来设定这个值呢?不同的数据线组之间的等长又有何要求?另外我看有的芯片会要求CMD线要比时钟线短,而不能比时钟长,这样的情况适应于所有的DDR2吗?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

0

主题

9

帖子

-8927

积分

未知游客(0)

积分
-8927
2#
发表于 2013-1-2 23:02 | 只看该作者
你把所有的线长度都调到100mil之内就好了,50之内更好。

4

主题

28

帖子

-8937

积分

未知游客(0)

积分
-8937
3#
 楼主| 发表于 2013-1-16 10:31 | 只看该作者
lduyongliang 发表于 2013-1-2 23:02
$ B' p6 J, M, w; q# Q) P你把所有的线长度都调到100mil之内就好了,50之内更好。

- Q$ u0 y3 v! K: w差距太小,一是没有那么多空间,而是把有的原本短的信号线也加长,信号完整性和EMI,都会增加。所以,想在长度关系符合的前提下,控制在比较短的长度内

184

主题

3098

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
10728
4#
发表于 2013-1-17 01:00 | 只看该作者
既然芯片有规则说明,最好就按说明的来做,通用规则并不适用于所有的板子。对时序的要求当然是芯片制造商自己最清楚,虽然放大误差不一定不行。

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
5#
发表于 2013-1-21 11:55 | 只看该作者
笨笨.单 发表于 2013-1-16 10:31 . j, e) Q( h9 x* r$ c8 ?2 T2 y8 p
差距太小,一是没有那么多空间,而是把有的原本短的信号线也加长,信号完整性和EMI,都会增加。所以,想在 ...

! n/ {2 ]9 r+ M& f+ D4 sddr2 667,数据组200mil以内,地址控制组与时钟1000mil以内,数据选通与时钟在200mil以内保证没有问题

0

主题

9

帖子

-8927

积分

未知游客(0)

积分
-8927
6#
发表于 2013-2-5 15:00 | 只看该作者
笨笨.单 发表于 2013-1-16 10:31 6 s4 ?3 u' o/ v( o+ |: f; S
差距太小,一是没有那么多空间,而是把有的原本短的信号线也加长,信号完整性和EMI,都会增加。所以,想在 ...

0 W7 c/ w: W, W  f+ K! b$ Kxi  jin  ya,  

4

主题

28

帖子

-8937

积分

未知游客(0)

积分
-8937
7#
 楼主| 发表于 2013-4-24 17:04 | 只看该作者
lduyongliang 发表于 2013-2-5 15:00 ; Q- J, ?( Y$ B% f0 t
xi  jin  ya,
( D; V6 L& o. j4 R- r
亮亮

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
8#
发表于 2013-6-3 08:24 | 只看该作者
其实如果你做了时序仿真的话 会发现DDR3
& W- j. Z) R0 g' iclk最短
& Z! B, F  {7 _2 ZADDR比CLK长300mil
2 S' ?# g% ]; Q( l1 |DQS比CLK长200mil
& S& Q- C5 t" q. {1 Z' {2 y. [DATA比DQS短100mil
- U/ w; P3 k& V7 i- y, t, L的情况下Tds Tdh MARGIN都会比较大
; F9 L, z$ w- p2 {; V7 c仅仅举例,这个rule不适用于所有的设计,毕竟IBIS中的package参数略有差异从而会造成skew的区别

8

主题

90

帖子

1109

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1109
9#
发表于 2013-7-30 21:05 | 只看该作者
cousins 发表于 2013-6-3 08:24
& ~. S5 p, Y2 R1 D- t/ N5 P其实如果你做了时序仿真的话 会发现DDR3
3 @4 p) R7 S7 P) T1 x* Q% b" }/ Uclk最短
7 H* l  L0 f/ \  w0 P, GADDR比CLK长300mil
7 `: K3 e/ J1 i- ]
DDR3里面DQS比CLK长200mil???呵呵,费解。。。。

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
10#
发表于 2013-8-7 07:40 | 只看该作者
eda-chen 发表于 2013-7-30 21:05 3 E) d9 R6 e  i  D
DDR3里面DQS比CLK长200mil???呵呵,费解。。。。

, t# ~- f* H. E. Nclk可以走最长 也可以走最短/ G" x2 h- N1 P! P' V( l8 K
最短的方式同样可以满足时序,你要让data先到receiver,可以先让strobe offset一个周期$ A! ~+ Z. m  h& b
长200mil相当于增加30ps正skew,在Tqh小于0.5ck的情况下 可以增加hold margin
0 U( t# ~5 x6 n) o* n  d5 u但是最短的方式有利于改善XT5 t2 e# r- `3 l. K

8 m  W+ t, q* t
新年伊始,稳中求胜
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 06:24 , Processed in 0.061723 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表