|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 hgzty 于 2011-6-9 12:48 编辑
& O" p& V" p S5 [3 [+ I& l
G( s$ h7 Y4 l2 q 对面设备是5V TTL的输入标准 VIH:2V,有一个50欧姆的并联匹配电阻接地。信号速率在100M以下。
, `* l/ i& ^/ d2 W4 K1 L# Z& x1 K0 _2 W8 ] O, g4 m
我的设备是这样的情况,CPLD输出的是3.3V TTL/CMOS 电平。那就是说如果要能够正常驱动的话,起码要有40mA以上的驱动电流。也就是说我必须设计一个满足5V TTL输出电平又同时满足驱动能力的接口.8 x, V2 D/ |2 k+ q2 y
+ i" [' C. Q& p$ A; h 现在的想法是,CPLD输出的3.3V电平信号首先通过电平转换为5V TTL,再通过line driver芯片进行驱动。
! W0 O+ } C6 R! ]2 E3 @0 a9 a' x, w. g7 B. s
还有一种设计就是CPLD输出的CMOS 3.3V电平信号直接驱动 5V TTL的line driver芯片。
! h/ m: Q6 m' F
* B/ _3 r8 m* o r: B想问一下的就是,- |6 A% p4 A/ h, W8 ]9 r2 z
1.40mA的驱动电流计算是否正确?4 ?5 w( X( H! K$ o5 r1 w6 N0 K
2.如果考虑到输出阻抗的话,那在输入端不是还会有一个分压?6 r0 H, m+ S& v9 X" a: a
3.有没有直接支持3.3V电平信号转5V 信号,且5V输出这里又有比较大的驱动电流的芯片?! H% P. @6 r9 V
; t9 a% |( g' W5 ?" @ |
|