找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3593|回复: 8
打印 上一主题 下一主题

时钟经过PLL是否可以减少jitter?

[复制链接]

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
跳转到指定楼层
1#
发表于 2008-6-10 17:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如果一个时钟经过一个时钟器件(buffer+PLL),这个器件的时钟输出相对时钟输入是否可以减小一些jitter ? 有实际项目,和芯片制作的哥们给些建议。 简单的说就是同一指标RMS值,输入是10ps,而经过PLL输入变成5ps了。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
Allen 该用户已被删除
2#
发表于 2008-6-10 23:24 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
3#
 楼主| 发表于 2008-6-11 09:08 | 只看该作者

是啊,理论是可以消除一些jitter的,就是担心适得其反。

1

主题

47

帖子

-8935

积分

未知游客(0)

积分
-8935
4#
发表于 2008-9-24 11:42 | 只看该作者
可以的需要HW ENGNEER 设计电路

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
5#
发表于 2010-7-13 09:04 | 只看该作者
可以,但要好的PLL设计才行,因为PLL本身也会带来jitter,低质的PLL会适得其反。
) H! ^6 Q% B* fAllen 发表于 2008-6-10 23:24
- ~5 B# X+ I( M- f( Z' k& s
2 o% W% H! D6 P2 z, Z4 Y/ U
( p, C+ H/ L+ |( T9 Y8 F1 q
    诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也存在固有抖动,会传递到下一级。

0

主题

62

帖子

797

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
797
6#
发表于 2010-7-13 11:16 | 只看该作者
诚如Allen所言,PLL会将带宽以内的抖动跟踪掉,常见的PLL带宽为1~10MHz,但另一方面,PLL自身也 ...
# o: Z  B' d/ E9 X' ^# l% `& Fstupid 发表于 2010-7-13 09:04
( F0 U! |; I& R+ R/ t
3 c! }! K  i% M) c

  g, K/ x' W  [6 _注意,PLL跟CDR还是有区别的。PLL如何将带内抖动跟踪掉?所谓跟踪,只有在CDR中,当Data与Clk做减法时才有。PLL是对输入时钟的带外抖动抑制掉。

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
7#
发表于 2010-7-13 11:40 | 只看该作者
本帖最后由 stupid 于 2010-7-13 11:46 编辑
9 f; u9 \! Z, o- _2 D
- J. ?7 {: X& i) r回复 6# giga 4 ^* C/ [; f2 ]3 e( |% a/ I) H
$ b* w, G$ q, }

4 o$ N; t6 _! L$ y7 l0 D, \$ n    / ^& @" S# C- Z3 M
    明白,而抑制的实质是因为PLL内部存在的LPF,但另一个注意的地方是所谓的Knee点的抖动传递。; H" o/ Q* c% P
  H1 p1 Z2 f8 f8 x# \# B

- d, X7 R* @( d! O5 q! T0 x* N/ q( D6 S/ C) l% i
常见的CDR一般是PLL,但也有DLL,比如Xilinx
/ @1 z+ `/ u3 g% w: W& d* V0 l  Y7 n" m
再举一个例子,采用81134,固有抖动大概是十几ps,但送给PLL后,表现只有几个ps( p! y; M5 Y1 x1 R5 [0 S

0 q! J/ I. R# d) E7 ]+ F2 K( S; u, n: S# J5 \2 |4 l) ]; O

20

主题

445

帖子

1316

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1316
8#
 楼主| 发表于 2011-3-4 09:28 | 只看该作者
谢谢各位的关注,现在的实现方式基本都是APLL来实现Jitter的消除。08年的时候,由于芯片的要求比较高,而且商业芯片的性能确实也存在一些风险。' \+ v! ?; q1 x- T& ]. u4 v; i% k
5 d2 i6 a) j9 l
现在商业芯片DPLL+APLL集成的方式,这个问题基本已经能解决了。而且Jitter的测量,现在也越来越重视Phase noise的指标,直接跟内部的PLL的相关。6 K0 {+ J- J+ {8 f7 F8 b" _5 i1 j

7 t9 s3 y" K" V5 V0 `# u/ Pstupid ,多谢,我也在SH,不过去Lab的时候,很少能看到你,呵呵。
# p6 O; {% A1 P4 }
/ u; f8 C2 R+ G( z

184

主题

778

帖子

7831

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
7831
9#
发表于 2011-3-7 17:23 | 只看该作者
回复 liqiangln 的帖子2 L( J4 I- M+ M! U3 @
) [. L# ]3 v. z9 {9 @* f
呵呵,随着抖动预算越来越紧张,链路中的每一部分都必须仔细考虑,而且必须持续不断的改进,才能满足貌似“变态”的要求。) `( K5 Q' i4 C  j4 t$ t9 F- @+ k9 D

$ C# U# q. b- Q5 a7 n7 w在PLL的设计上,Altera和Xilinx现在都用模拟的。
: U  f+ n! c8 b6 X8 a3 q1 C. ~! K5 i6 m4 P
而相噪的测试,类似于对VCO之类的,最好用的仪器是信号分析仪。
! R' q2 L8 r' b
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-27 19:03 , Processed in 0.068825 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表