|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 stupid 于 2011-3-22 14:40 编辑 # V; G& [! q3 z1 C
( V( E1 z \* K8 v- a
2007-05-15 / w; j |. K- w9 p
Martin Rowe,Test&Measurement World资深技术编辑* `# Y# N4 X: j& U+ [) H
6 Z. p3 H5 J/ O1 E N" }, D+ f
: a' x8 S1 N8 Q! H+ H信号完整性测量是高速通信系统开发的基础。信号频率越高,就更易受干扰而劣化。数字信号(尤其是高于1Gbps的信号)在通过连接器、印刷电路板(PCB)走线、过孔、IC管脚和电缆时,会损失振幅并累积抖动(图1)。因此,传输通道会“伤害”到一个信号的完整性。. ~6 z* g2 N; B6 s' p9 F
2 @( C5 v5 P+ Y# j1 r' |
" y8 S9 ]3 i2 [' d0 b
& W& T$ ]) p, Q1 e2 f) N+ w' O# ]2 P+ p4 v! u
数字电路设计者经常依赖信号完整性(SI)实验室和工程师来描述传输系统的特性,通过创建HSPICE模型,设计者可以仿真单个电路或整体系统的性能。有了这些模型,设计者就可以预测一个元件在时域和频域中的表现。
2 g0 D% F2 M2 S& A. [- A: h1 O, z0 L8 @3 p
图2表示一个信号通过标准FR4 PCB板上一根走线时的劣化情况。一个带有清晰眼图的串行数据流,经过34in走线的传输后,信号已不能识别。设计者可以对造成眼图闭合的失真进行补偿,如为数据接收器增加自适应均衡器,但这样做需要知道眼图的情况。
( p2 I- N8 Q( w8 y7 M- W6 V- f5 i# b L: C& K
( ?# F* l- C$ I8 E5 \ i1 t1 K
) @- a; Z4 p& a4 F4 w. h7 F
7 K \9 \3 b# V( s
注:上图中,整个链路长度40英寸,背板34英寸,2个子卡各3英寸,信号速率6.25Gbps.
/ [' M0 }. C$ y( x# k6 _6 [ q# u* \/ L+ H4 E
连接器与电缆
" |& L/ w1 J( N- r0 Y: s6 s
. v/ K/ ?) ~- _+ X, _ 连接器、电缆、背板和元件制造商一般是在时域中对自己的产品作测试和建模,如用采样示波器和实时示波器、误码测试仪(BERT),以及时域反射计(TDR)等。他们也会用微波测试设备作频域测量,如频谱分析仪和矢量网络分析仪(VNA)。2 `# J9 o! B) L5 ?7 U1 ^( f) K9 H7 H. ?
4 X: K2 r! ^- g& f7 l" I4 d- g
Tyco Electronics是一家制造串行数据流和微波信号连接器的厂商,它的电路测试与设计总监Dave Helster说:“我们在高达12Gbps的数据速率下测试连接器,频率可达20GHz。”该公司的工程师在时域中做TDR测量,以确定一款连接器的阻抗。在频域中,工程师用VNA为自己的连接器生成S参数模型。
6 J/ Z8 u8 ~% w* l4 K6 W/ x7 \/ G) z+ l' O' T5 t* N" Y, o
在这种高频下,测试夹具、探头和电缆都会使信号受到损害而劣化。Tyco Electronics的工程师必须用标准来校准自己的测试设置,然后对测试设置的结果作数学补偿,以确保他们测量的是待测设备(DUT)的S参数。当工程师了解到一个测试设置在频域中影响信号的方式时,他们会在自己测量时使用一些校正因数,从中产生一个针对DUT某个特性的模型,如频率响应。" b- `# @: [$ X9 S8 K$ R
: e% D; A, F/ `- Z5 k
在电缆制造商W.L. Gore & Associates公司,SI工程师要确定微波电缆在110GHz频率下的特性。他们在电缆上用高达10Gbps的数字信号测量S参数。技术开发负责人TameraYost说:“我们测试的数据速率最低是5Gbps。”Gore的SI实验设备可以运行在12Gbps。# V$ N; y; D* @
7 l: [$ C5 W* h' d
由于很多串行数据流采用差分信令,每根电缆需要测量四个端口的S参数。当使用双端口VNA做四端口测量时,实验室的SI工程师要设计一个使用微波开关的测试箱。
u8 A9 o3 U) g' L; C! o4 j6 `1 T& S- h) P$ p1 T1 y
尽管电缆的高频衰减高于低频衰减,低频测量仍然很重要,因为串行数据接收机上的均衡器是根据不同的频率来处理信号。所以Gore的SI工程师要用两台VNA来获得一根电缆特性的完整图像。一个VNA覆盖30kHz至1GHz,另一台则覆盖1GHz到20GHz。4 f0 [3 e/ t( _6 P! s2 u- \
3 W. B; W" T% o! C# Q- P 为了分析电缆和连接器在数字信号上增加的抖动,Yost及其同事使用一台有抖动分析软件的数字通信分析仪。Yost指出:“五、六年前,你只需要测量总抖动(Tj),然后将其分解为固定抖动(Dj)和随机抖动(Rj)。但现在不这么简单了。我们必须根据比特模式,测量与数据相关的抖动(DDj)。”DDj测量使工程师能了解到哪种通信协议会影响信号质量。
( b$ s+ B5 q$ `8 C9 r
$ w$ ~5 M* d- O" x, X1 }# j* P1 d' S1 l/ S6 J" o% S
: J* t1 |/ Q8 H
电路板与背板4 F( x9 x1 F. }; \# t* G) G
2 }- z% \/ ]5 b" }( u Gore的SI工程师们还要研究PCB材料对高频信号的影响方式。他们知道电路板厚度对信号的影响。PCB越厚,就有更多的过孔变成类似‘树桩’样的传输线,因为它们会辐射干扰,并产生信号的反射,从而降低信号质量。; d! _" r! I3 D
9 r& q0 Z6 a' A( L: k- v; R7 y2 o
' x, H! V. N0 ]9 c" ?此处‘树桩’指 stub ) g6 i- ^- V+ t3 D
0 n; T' j, |$ x# ]
Elma Bustronic的工程师们在设计背板时也遇到类似问题。工程总监Bagdan Gavril说:“由于‘树桩’问题,背板厚度现在要小于4mm。”过孔长度应只达到要求的长度,过孔中超长多余的金属会表现得像另一根走线。Gavril指出:“(多余金属所产生的)额外的电容可以毁掉一个信号。”
0 X* f+ j6 P* l f- M2 m, x, V
4 H9 G1 A- ~$ x$ u+ K) @( v Gavril称在高于1GHz的频率下,必须特别注意电路板设计的错误,而在低频时则不重要。超过3GHz 时,每一点瑕疵都很关键。Elma 现在客户指定的数据速率为6.25Gbps,Gavril预计在2007年底前就会有对10Gbps的需求。8 [6 u4 `# S: D* b+ D: G: D
) r; r$ [: ?* m1 D: _8 B6 V8 x
* B; v" D" U& _; O" n' ^% t) P( ^ ?$ S- L- c0 A, i
彼时,华为已在使用10Gbps背板。* B$ G8 o( z4 A3 o' M
* b9 u3 `6 b9 y) h6 C6 K: x Elma Bustronic的SI工程师用VNA确定背板中传输通道的特性。他们测量阻抗,进行眼图测量,还测量背板的抖动。他们还要测S参数,并为客户生成HSPICE模型,其中包含来自连接器和PCB模型的数据。因此,信号完整性是一个链条,包含从连接器到电路板、有源元件,直到系统。1 X7 g9 @$ [6 W7 K4 Y" ^
2 S: c; c. D" B$ \, z, a4 c; r w 有源元件
3 G+ q( y5 v7 F( d3 b. [. L- I6 ~3 M+ G: B
没有现场可编程门阵列(FPGA)这类IC就不成其为完整的电子系统,FPGA制造商Xilinx的SI工程师向连接器、电缆和背板公司一样要测量很多的参数。该公司的SI工程师负责确定SerDes发射机和接收机的特性,并为客户提供用于系统设计的 HSPICE 模型。" t" [! [4 l1 R. H+ V$ a: X
公司系统I/O与SerDes器件经理Jerry Chuang和同事亦在研究PCB设计和电路板材料对信号的影响。但Xilinx的客户是自己设计PCB,因此必须依照Xilinx产品的信息来确定自己传输通道的特性。5 d+ d Y2 K7 E o4 x; s, Y( \, ]
7 V# E l* G3 q7 f+ L
正如Xilinx指出的,Demo板的主要用途是Demo,不能照搬PCB叠层和电路板材料到自己的应用中,必须量体裁衣的制定叠层,挑选板材。一般来说Demo板的材料要比实际应用的材料高级,因为这样才不会让较差的材料影响芯片的Demo。另一方面,选择高性价比的板材,得先得到损耗预算,一般来说,发射端和接收端的均衡加起来不会超过10dB,这样无源通道的插损不能超过15dB。确定下来以后,就得做测试板实验,实验项目包括过孔,连接器,走线带来的损耗。4 p7 w2 ]; p9 h3 q* W! b7 D3 ?
/ H5 O! ?1 u. r( g
Xilinx工程师特别注重抖动问题。他们必须向客户证明自己器件的抖动性能,因为抖动是与协议有关的。SONET、PCI Express和XAUI这类协议在不同数据速率下会产生不同的Tj、Dj和Rj。+ g: p' [8 r" `0 T% N, W; V
" O( r- d0 o, K _0 H% | Chuang说:“我们同时用采样示波器和实时示波器测量串行总线发射器上的抖动。我们需要了解每家示波器制造商分解抖动的方式,因为存在着差异。”Xilinx SI实验室使用的是高端实时示波器,其带宽可以达到公司器件支持的数据速率。
" _0 k A' p$ X0 |3 z! {7 Z4 S
) x! Z4 T) _" Y h3 _, u看来抖动测试就像盲人摸象的问题,不光Altera注意到啦,Xilinx也注意到啦。小声的说,我们也注意到啦。
2 X5 S5 [ Y9 w" x6 ^+ d' T1 Q5 ^% b7 D9 ]* R
IC设计者会遇到一些无源元件制造商不会遇到的问题。IC需要电源,电源会影响信号的完整性。LSI Logic的首席设计工程师Mark Marlett说:“信号完整性开始于DC。”指出这一点是因为他公司的ASIC需要高达7A的电流,而电源在空载时不产生噪声。公司的SI工程师开始寻找电源噪声影响信号质量的方式。例如,电源的噪声可以增加时钟信号的抖动。. [5 r1 }( d0 F5 D
: V# f# U+ a. \2 d8 w 为了评估电源的影响,工程师们将查看某款器件在已通电但处于空闲状态,只有时钟运行时的情况。然后,他们激活部分ASIC,增加电源供给的电流,并观察增加的电源负载对抖动的影响。他们还会研究背板、电缆和连接器对信号完整性的影响方式。' g7 q4 t! I) M7 R5 v
! F7 c* G) i, Y* O# h
是的,SSN会转化为时钟或数据中的抖动。
1 M4 q3 R2 c! j- [% A' {
7 j5 H. s+ f6 H 系统中的 SI! m% j9 `, U$ k. Y s: h
' A& m9 m" Z; B1 y4 A8 O: f 整体电子系统的制造商们要在用连接器、背板、电缆和IC组合构成系统时考虑有关SI的问题。有一家公司叫QLogic,是一个存储局域网络的制造商。QLogic的SI实验室有四名工程师,他们测量S参数、上升时间、抖动、符号间干扰、噪声等级以及光功率。他们还要测试接收机的抖动容限。对光纤系统而言,数据速率可达8.5Gbps。- _" _! Z4 `; v
1 \ d& I0 U' v8 r0 u' \ QLogic首席工程师Douglas Zhao强调了抖动测量的重要性。“我们测量发射数据流中的 Tj、Rj、DDj和正弦抖动[sinej]。我们在纯净的数据流中增加抖动,以测试接收机的抖动容限。”SI工程师还使用一个纯净信号并减少信号的光功率来测试接收机。他们经常向客户公布测试结果。
5 ?/ i R) y( a* Z1 \7 X
0 B" U' X E! u. U" v$ Y9 C话说,这位Douglas先生我见过,他对我们说,他现在比较关心PCB上的阻抗和损耗,也就是On board测试。1 _5 V1 v- t& j! x8 c; C6 x
$ Q* A2 z/ h& c QLogic工程师还用实时示波器和频谱分析仪测量PCB电源层的噪声。频谱上的尖峰通常表示元件和PCB上的共振,这会损害信号完整性。' D$ b, b/ o! b
3 D- j; h2 k$ P5 L7 ]- i
公共地
. L7 _7 d4 V3 z9 d9 B: Y8 g) q8 ]" n* d. f
无论是对元件或整体系统,SI工程师都倾向于做相似类型的测量,因此也会遇到类似的障碍。也许他们面临的最大挑战就是寻找一种探查电路和信号的方式。
b/ W3 j! i) l
, C0 s: O" C) h- ~ 为简化这个工作,很多公司的工程师都开发了测试板和测试夹具。当然,SI工程师必须校准连接设置,以补偿测试板或夹具本身对信号完整性的影响。4 p; x. K( ~% G
]3 N6 K# j9 n( f# M
例如,Elma Bustronic使用一个能通过SMA连接器同时接入到八个差分信号对的测试板。测试板可短路亦可开路,并有一个可直接插入背板连接器的MicroTCA边界连接器(图3)。
. E8 Z' P+ O8 u- d
0 W& F, M J" g ~0 `8 @+ Q8 L2 D
" n G* ?& O3 Y% V9 L# F
9 T8 A0 m( B! Q) b
LSI Logic的Marlett使用图4所示的测试板。其测试设置能够测量进、出ASIC信号的抖动和眼图。) C" a' `- z9 m2 ]
0 r6 S. Q$ |( b' D3 o, H
: u3 b% [9 j4 R+ Q: \- S6 ^
8 q0 I- Y1 `! N" `4 }. y% F7 `+ m- j" `& }/ D# G# G
Gore的SI工程师设计了一个测试夹具,可以测试大量电缆。差分电缆的阻抗是100Ω,但测试设备的输入阻抗是50Ω。该夹具可以使 SI 工程师连接到大量电缆,而无需增加SMA连接器,因为SMA连接器也像信号路径中所有东西一样会损害信号。2 S. K& T8 B o3 E
$ f( O5 `. N% ]# o 有用的测量经验" g$ X. U9 e; q/ ]/ m4 G$ Q
. {. h ^$ T4 {9 a' Q1 g
如何开始成为一个SI工程师?尽管这个问题没有简单答案,但RF经验是必需的,因为数字信号也会呈现模拟特性。拥有RF工程师的企业的优势在于,他们可以向数字工程师讲授模拟方面的经验。具有统计学背景亦是一个有利条件。
5 {$ N6 l8 w/ Q6 D; A! e O; P6 S) A3 i, m* V" K0 e
在QLogic,SI工程师都有不同的专业领域。一个人有系统经验,另一个专门建模,第三个人则有测试设备规范和性能方面的专业能力。
6 P' a3 q4 u, K, o' ^
5 k! ?5 B* }' @. e, o 对于Gore这样的大型企业,整个SI实验室可以包含不同的专家。该公司位于马里兰州 Elkton的实验室主要负责数字和微波测量,但它在德国的工程师则是EMI专家。
# E m, E. [+ O7 X2 P8 ]9 d1 b+ l0 h8 H6 V+ b1 y0 S2 A/ ?
当有人问道SI工程师应具备什么技能时,Agilent公司测量开发工程师Greg LeCheminant回答说:“你需要有大量的测试经验。”
. B; ^( A% b3 y* k- t* z0 N2 n u: u$ B( _6 v u# P/ Z+ [
Tyco的Helster补充说:“做频域分析的经历也有帮助。但多数情况下,我们需要非常积极、有学习意愿的工程师,因为其它同事不会告诉你信号完整性问题。”
' L M f' z2 ]0 \7 k* o' f8 P1 d6 `1 v
是的,这几点简直可以当作招聘SI工程师的标准。
$ W9 T/ E* ?4 L5 S6 l- m& l L s3 V2 L+ D9 V( V
更多信息 + [" s7 |1 u4 p+ p% |
Rowe, Martin, “Jitter discrepancies: not explained,” a sidebar in “The scopes trial,” by Dan Strassberg, EDN, February 6, 2003. www.edn.com. ) H% s6 F$ Y/ H0 K+ ~4 }
“Setting up a Signal Integrity Lab,” Wavecrest, Eden Prairie, MN. www.wavecrest.com. & q, {( H% w6 m% C% l* Y" t& \7 W% [
6 E7 b! u# {! n$ F P8 O
8 L$ ^' t2 h9 |* C ]6 J( ~9 o) I( j& z7 R6 L2 h% ?8 r: u
+ Y6 g: `6 Y* A- C& c
3 | c# D1 {' w* i- F. q7 p5 g- c a- j2 s1 d3 W9 ?
|
|