一般CPU带DDR或SDRAM 多片的时候是需要仿真的,一般是一组或几组数据,地址,7 z+ v5 [& S/ I+ \( o
你的分支点A靠近CPU处点D越近,越近似星形拓扑,信号波形会越好,但PCB布线会最困难,
t" w- ` E& Y* s分支点靠近B,C点则为远端簇形拓扑,大多数设计者采用的拓扑结构,
6 P( {0 q4 Q( L多根数据或地址线都采用这种拓扑的时候,需要分段等长,等长到多少需要计算时序或仿真一下.(原则上越等长越好)
9 P0 O# J! z$ Z7 L; D8 Q; W$ D如果不采用SigXP工具通过付模型方式设计分支T点与等长,也可以用命令方式来设T点,只是要一个一个网络来点,具体如下图:, K1 c6 J4 Y9 w# c
1,logic>>Net Schedule命令,
& D9 a S8 R; x6 t6 m/ f
2 r' E9 b- Z' N$ c2,然后点击需要设T点的网络的pin脚,右击选择insert T, 然后点一下放置T点,,再点其它pin0 k( }( q$ d M* k9 i+ ]
* T6 g$ f3 {8 m8 E- a* c/ ]3,显示T点和设置大小在setup>>Drawing Options下,移动T点的时候find里选Rat Ts1 P- c1 T; s8 {$ |
2 e" X1 B7 k5 V" @/ l$ K1 V
8 G4 D% M4 B( C: ?& y! Q定义好T点之后就可以在规则表里面定义pinpair设置等长了 |