|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
那张图片是pcb布局、走线。白色的是GND走线,紫色的是-5v走线,橙色的是+5v走线6 R* t" S$ S( z- l J; b7 F
: S1 S! U: ?6 q0 K7 X& l
) n6 J2 L& \+ q# j左边是几十m的载波数字调制,都是数字信号,包括时钟信号,高速信号,我的设计思路就是全部敷铜,可以保护时钟信号和高速信号,使数字电路这边有个完整的大地参考平面,降低噪声。运放那边采用正负5v供电,数字芯片跟模拟芯片供电也隔离开来。
! |& |8 n2 b% a1 Y. ]) [0 s7 e: `. i" Y# V' _' U
电源线跟地线靠的比较近,产生耦合电容,使大地的阻抗变低。
3 Z5 Q! L0 {$ I
, {# X8 x3 d& d右边的布局有数字跟模拟混合电路,每个模块的信号流都被大地包围啦,有个很好的回路也可以抑制emi,模拟反馈回路那个路径也是很短,信号流的环路面积尽量设计最小,使它产生干扰小。模拟部分的大地没有敷铜,还是产生噪声和干扰,知道是哪里设计思路出现问题啦。导致干扰的出现。% A4 n5 H4 t, u8 x1 p0 w
( m+ h& N! J- ]# C& m/ k& {" Y1 u* }+ ~+ @/ d$ e/ Z# Y
希望大神们帮忙解答下,谢谢' B D4 K& x% A7 I I- z
. r% ]) r3 @/ h3 @9 Z3 D0 {
1 l. u/ Q5 l2 j
0 ?+ x! D/ s& F. R& ~, @2 ^& a/ R V+ e' b" H) T$ v9 E, I: m
/ \8 t7 Z$ f5 Q& U% z* C8 k
|
-
无标题.png
(705.03 KB, 下载次数: 5)
pcb布局、走线
|