找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2228|回复: 11
打印 上一主题 下一主题

DDR3_1066M仿真问题

[复制链接]

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
跳转到指定楼层
1#
发表于 2014-2-12 10:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在做DDR3仿真的时候,眼图电平明显高于750MV。开始以为是ODT的终结所致,后将终结和拓扑删除部分简化仿真。发现output的输出还是高于750MV。如下图:       。
0 x+ K, k+ S$ j( w/ |7 N1 c1 P& H上面是删减后只挂两片的DDR的眼图和拓扑,还是高于750MV。4 B4 Y. |9 j- O! s% W1 J! u/ J/ a/ N* v1 `
  下面是完整的拓扑和眼图:! Y. Y7 p2 }, Q2 c/ d& M( W8 \& }
; h* Q7 u9 `3 [7 Y
$ F" C) j" o$ I2 K" j, r
4 O# l( \" C6 P% Y5 i5 X: G
不知道什么原因。DDR3的眼图电压应该在250MV-1250MV之间。不知道我的为什么偏高。& v3 G, D2 i/ k' C
     求大侠解释。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
来自 5#
 楼主| 发表于 2014-2-12 11:37 | 只看该作者
cousins 发表于 2014-2-12 11:30
/ t# M/ t* ]# [: w1 Y/ D8 v6 l用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...

% ^( W) r; A+ M: N8 Y% b mt41j256m8hx.rar (2.48 MB, 下载次数: 157)   附件为DDR的IBIS模型及手册。你可以看下。直流偏置应该就是1.5v

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
推荐
发表于 2014-2-13 09:21 | 只看该作者
将v6的ibs文件里[pin]内容下添加以下参数
/ T- z& ]$ Z, q  w[Diff_pin]  inv_pin     vdiff     tdelay_typ     tdelay_min    tdelay_max
$ ~$ k3 l) X$ Q" a1 y( V  G- j0 T4 ^/ ~
主要添加DIFF_PIN 和INV_PIN就可以 vdiff填为350mV吧,具体多少你要看你的规格书有没有提到,没有提到就先填这个值,但是好像对结果没太大影响( j4 G/ T# r1 w/ A
后几个参数可以舔为NA) M; _; d1 A; Q+ y& }
仿真中改变驱动能力你要选择对应的model selector
1 W. P9 U& {3 G. W# s- B* o置于正确的改善方法应该是越远端负载的走线阻抗就越要调小,原因是远端负载的容性负载增大,要减小塌陷就要减小特征阻抗来改善上升延时造成的塌陷。4 {) y- W1 Q2 Z' l
新年伊始,稳中求胜

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
2#
发表于 2014-2-12 11:13 | 只看该作者
我猜是你的模型问题。& A* w& ~9 l6 t' I  f
只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。$ L1 U9 l9 D5 J$ O1 ?7 @; _
你可以试试直接用最简单的点到点的方式看看DC LEVEL,然后再去check ibis的default model。
( f) Y6 S2 e6 {3 ?: `! }: D
新年伊始,稳中求胜

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
3#
 楼主| 发表于 2014-2-12 11:19 | 只看该作者
cousins 发表于 2014-2-12 11:13' t/ y2 U: H; B  t1 D; Q
我猜是你的模型问题。% M3 ?! q, N9 p
只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。3 w# Y: z& \2 u$ V. ~
你可以试试 ...

# I9 @0 m& f; z* F# o9 i$ j ,如图为DDR和virtex6 的driver。DDR电平类型SSTL。- j8 b/ F" c" \- W% K
我查看模型将1.5V的IO的driver都试过。都差不多。在这个问题上纠结很久了。

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
4#
发表于 2014-2-12 11:30 | 只看该作者
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的。
3 W9 ]8 r: X: A1 u) m3 Q你这个是micron v69a的模型吧 不知道你用的是1.35V还是1.5V的level
- `! q# X6 e, o7 \. Xvirtex应该为1.5V的output吧
新年伊始,稳中求胜

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
6#
发表于 2014-2-12 12:36 | 只看该作者
我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧. G0 u7 K8 o5 J: }( }. _
而且也没有相应的model select描述说明要选40ohm_ODT_1066这个buffer model啊,这只是个submodel,都不具备input规格的。你为什么要选这个buffer?
$ A# B7 A* N" s
新年伊始,稳中求胜

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
7#
 楼主| 发表于 2014-2-12 13:41 | 只看该作者
cousins 发表于 2014-2-12 12:362 `' K% ?5 a5 _& G
我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧) h& O0 r4 d9 A, W3 ^
而且也没有相应的model select ...
7 D+ S: q- @5 n' a4 j  t2 O' [
我选择这个model是因为去做一些阻抗匹配来改善眼图。例如: v4 _1 H: y* k- ^
我在做数据线时。
0 N' h0 j' P' F9 j2 _6 O* [! E我选在DQ40_ODT40_1066的仿真眼图明显比选在DQ40_1066要好,可以明显改善过冲。; \3 Z" }4 j0 m5 ?1 I' I) [9 f& x
我也看了下你说的那个问题。我选在的那个model的确是一个submodel且没有标示具有INPUT属性。
( w- E, R; v6 i% n  S- Z但是我想它列出的子model应该是可用的。这也是ODT的一个buffer啊?只是匹配不一样。
& Z% n+ A. r3 J1 F: a3 U. I

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
8#
 楼主| 发表于 2014-2-12 13:56 | 只看该作者
xiao_layout 发表于 2014-2-12 13:41
+ R( u( i: q; C* k) Q: l( w5 S. p, V我选择这个model是因为去做一些阻抗匹配来改善眼图。例如7 p7 w: X5 b4 Y  O; {" [- c
我在做数据线时。( V" P% j: C. b2 K1 h6 k- F
我选在DQ40_ODT40_1066的仿 ...
* R. E  F* c9 G& g" Z1 A# O
帅哥,谢谢。我终于知道了。地址是单向传输智能选INPUT。数据线时I/O属性 可以去选择匹配。我选INPUT波形就正常了。开始模型没有弄明白。

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
9#
 楼主| 发表于 2014-2-13 08:54 | 只看该作者
cousins 发表于 2014-2-12 11:308 M3 c. Y/ e& A+ x) D
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...

/ _) z/ ]; M: a7 E$ v1 F  D: F* |5 O谢谢,查找到原因了。的确是模型错误。还有个问题请教下:我在仿时钟线的时候。由于V6的模型没有附上,所以时钟驱动不是查分,我自己调用个查分驱动,但是在付模型时发现在模型里面没有输出的模型。但是在选择output、IBIS i/O时,可以看到V6的output的模型。我怎么能为我的驱动附上。2.我在仿真时发现我的上升沿和下降沿均有塌陷。可能是布线太长,负载容性太大。我怎么改变驱动能力?

12

主题

53

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
11#
发表于 2015-6-5 11:32 | 只看该作者
楼主,可以上传一份完整pcb和ibis的模型吗,初学者,各种资料不全,谢谢分享

2

主题

112

帖子

425

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
425
12#
发表于 2015-11-2 17:25 | 只看该作者
:):):):):)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-16 06:27 , Processed in 0.066448 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表