找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 948|回复: 5
打印 上一主题 下一主题

[Ansys仿真] 调试现象仿真

[复制链接]

17

主题

87

帖子

578

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
578
跳转到指定楼层
1#
发表于 2012-11-21 11:44 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
DDR3的时钟信号在上升沿和下降沿都会出现一个台阶。请问这种现象是由什么引起的?
  K$ T; s' r! A
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

48

主题

1374

帖子

5155

积分

五级会员(50)

Rank: 5

积分
5155
2#
发表于 2012-11-21 13:17 | 只看该作者
pin脚上容性负载太大

17

主题

87

帖子

578

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
578
3#
 楼主| 发表于 2012-11-21 15:23 | 只看该作者
willyeing 发表于 2012-11-21 13:17
5 U; a( E4 T. C5 T# s- Hpin脚上容性负载太大

+ X" p+ r; m( r- f谢谢解答。第一次遇到实际问题。请问有什么办法仿真验证吗?

116

主题

563

帖子

7196

积分

EDA365版主(50)

Rank: 5

积分
7196
4#
发表于 2012-11-23 17:52 | 只看该作者
本帖最后由 pjh02032121 于 2012-11-27 11:41 编辑
  O4 P6 H5 F2 f) r) Z& j/ ?
4 J# m% P+ A# s/ D{:soso_e110:}
IC封装设计

17

主题

87

帖子

578

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
578
5#
 楼主| 发表于 2012-11-29 13:57 | 只看该作者
仿真发现确实会出现台阶,分析可能是反射信号影响。因为这是一个fly-by拓扑结构,信号出现台阶的是第一片DDR3的地方。受反射影响大。加一个100ohm的终端电阻能改善了上述问题,波形也变好了。

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
6#
发表于 2013-10-23 19:18 | 只看该作者
第一个负载会比较容易出现台阶,由反射引起) m$ J2 `+ h! d5 V( c; y/ E# n
新年伊始,稳中求胜
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 09:42 , Processed in 0.066493 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表