找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 6080|回复: 11
打印 上一主题 下一主题

allegro导入网表错误 大侠们帮分析分析

[复制链接]

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
跳转到指定楼层
1#
发表于 2012-9-19 11:22 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从orcad里面导网表到allegro,出现以下错误:5 ?7 J  x8 A4 S  K9 d  u
(---------------------------------------------------------------------)0 S* S9 y( u, {, b- ~
(                                                                     )
( {8 X+ e5 |4 G* L* y(    Allegro Netrev Import Logic                                      )3 J4 k1 G; X- _# n# [3 b& w
(                                                                     )0 O$ f6 q4 L7 G* G* [4 p
(    Drawing          : JC0047EKT2132.brd                             )* m1 i' O8 Y$ _. W/ \3 C" H8 Z
(    Software Version : 16.5P002                                      )
, J$ @! G; s% A5 m8 B(    Date/Time        : Wed Sep 19 10:30:51 2012                      )
# a( ~( @9 Q8 e; W% s2 |% s(                                                                     )  R) F4 D/ y: ^. v
(---------------------------------------------------------------------)
0 G5 {# l* Z% ]8 X1 q" w8 o& v6 M, x& a+ P

0 A- z5 j; T. j1 R/ n, m9 X------ Directives ------& ]9 t9 z1 Z+ H8 Q* Q

! H0 }! I" y; S9 U% sRIPUP_ETCH FALSE;# _0 d9 |7 V7 r3 ~$ J2 o
RIPUP_DELETE_FIRST_SEGMENT FALSE;
, F* H* s1 w$ ]0 @& S/ p7 n) E6 u$ zRIPUP_RETAIN_BONDWIRE FALSE;7 E& z' X  Z7 D2 F3 F
RIPUP_SYMBOLS ALWAYS;" |3 S0 k% J3 c. w0 [% b; a1 J
Missing symbol has error FALSE;2 ^5 K! e1 a' _2 {+ n
SCHEMATIC_DIRECTORY 'F:\SPB16.5EKT2132\SCH\ALLEGRO';7 C8 [. T) R% D) D- u6 [' x" F1 z
BOARD_DIRECTORY 'F:/spb16.5EKT2132/SCH/allegro';
8 U/ R0 \2 D3 @) n6 t! ^# ?OLD_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
$ ], E1 r! L# {! p9 C" ZNEW_BOARD_NAME 'F:/spb16.5EKT2132/SCH/allegro/JC0047EKT2132.brd';
6 g- ~0 J; J+ u! j' ?  a- B3 w- l, q% j% \
CmdLine: netrev.exe -5 -y 1 -n -i
% V' t+ i* w5 C" A, M" k8 g F:\SPB16.5EKT2132\SCH\ALLEGRO ) b' `3 r/ N" @  Y
F:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd
) W) _( S: M( MF:\spb16.5EKT2132\SCH\allegro\JC0047EKT2132.brd; m$ o8 D4 l! Q1 b/ q% n

6 v" J5 \; }: Y' p------ 1 `3 R( p) @2 y& I5 I; R
Preparing to read pst files ------
" s( p+ b5 a! P) }) \; b
/ b( o, Y7 x3 H. B& XStarting to read
/ R0 |3 R; F# d: H3 yF:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat
  P8 D) X8 j, _+ u! Q   0 ^) ]# M" |; i; e
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstchip.dat (00:00:00.10)) d" _9 m! k" n6 f0 ?9 ]. b) @

; ^' n* n3 j7 j: g; v% K/ VStarting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat
  P+ P: T: u/ R# \# |   ' }' k, f+ M) T" y
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxprt.dat (00:00:00.00)
. F5 O2 W$ ~0 e' q0 s5 }
3 {9 M8 w1 M3 Z8 y+ k  V% A* fStarting to read F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat
+ o2 c% g- e/ n6 |+ U3 W   ) J2 L9 y# A0 T" F, n+ b
Finished reading F:/SPB16.5EKT2132/SCH/ALLEGRO/pstxnet.dat (00:00:00.00)6 l% T+ N8 h9 K1 m

% m0 D+ q& y" e" B8 J------
% M+ u7 }5 N& W. u! l9 mOversights/Warnings/Errors ------
1 x1 Y& Z# y% `! ]7 ?" x8 t% v" ?7 ?. L

6 p3 d7 m# H" `7 u8 o1 W2 {
4 A- P! |& _. V1 u. `2 ^ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by
" ~* m3 |0 o" g8 D- J& Z1 muser "toshiba" on system "TOSHIBA-PC".
7 H% V( e4 C- c  D' qResolve lock file and re-run netrev." S/ d; {; Q) h0 j$ O7 ~3 c

. i. u" q' L( S. H3 r# y! b" X, `  R: ]; {* T2 |7 ]8 N
#1   ERROR(SPMHNI-175): Netrev error detected.
  y- A4 a! s2 W& L$ e* `1 A2 m+ i0 F7 |1 H
, z0 R( `7 F. m% a( y, ~: M/ |
#2   Run stopped because errors were detected
" E- \# n; c8 q- [
+ T0 ^# \) K5 o" znetrev 9 _; C* b0 I# h  o) X
run on Sep 19 10:30:51 2012
; I8 e5 l% ?  ]6 k7 g6 O; k( Q3 {   ! \* D8 e# t6 Y
DESIGN NAME : 'EKT2132'# t6 C- |" C  N/ K0 a# r
PACKAGING ON Apr 21 2011 10:02:30
4 u: _" B1 [! N8 t# f8 z
. C7 p$ [% M8 h- a; c( p5 ^% R- O9 H   
+ o. ~) v* `- [; y. R+ TCOMPILE 'logic'& W( F& ~% k9 f( z6 s! [, C
   CHECK_PIN_NAMES OFF
/ C* \4 ]+ G, e4 ]% f  D9 J   CROSS_REFERENCE OFF
5 \6 f5 C1 c0 k0 z0 {; Q$ ]   " x2 |3 O- c. [9 |
FEEDBACK OFF6 I; f8 F4 h3 z: D: s8 k
   INCREMENTAL OFF
( g2 P0 ?. R" ]( @( t9 A* B/ A   
$ a3 G. W- ]3 u' V$ mINTERFACE_TYPE PHYSICAL# c3 `7 B' [9 K+ W! s
   MAX_ERRORS 500
$ _( V1 X8 `+ e8 g: R0 |* _   
5 R. o2 ~3 t* {& k- d- A" I. bMERGE_MINIMUM 5
- ^% g9 u/ m; n" D# E$ f8 ]) X   NET_NAME_CHARS '#%&()*+-./:=>?@[]^_`|'2 n- n& w& f1 M& _. t2 D6 D1 \# e
   ( V4 u& g( v6 \9 T
NET_NAME_LENGTH 24
9 H' O0 k2 X. ]" }* E3 {   OVERSIGHTS ON+ h$ C) T1 z; c0 v' J3 p: X
   REPLACE_CHECK OFF+ S" Q  {; S/ l) a8 _5 |
   9 x% ?6 _3 N5 U0 I5 w" D
SINGLE_NODE_NETS ON3 c0 k4 z& f& i6 C
   SPLIT_MINIMUM 0: ~  N: v- q  K2 }3 i
   SUPPRESS   20
: T! T. u4 V- T6 J+ ]3 g, ]" e' E   
, f' {: n' K- b0 b5 `* ~; D/ q8 ?WARNINGS ON
+ [* j( N5 D5 B2 I1 ~, m1 @. I; a( P5 H4 g' Q( r. _. G9 d$ w
  2 errors detected
3 ^% h+ V! @+ N1 H* d. x: N9 f6 E No oversight detected0 ~( G; ?6 e3 N" ~1 S6 R
No warning detected
( V0 G" d: D0 W2 q9 `% \
: r# ?6 m) x$ b* ?, A; acpu time      " ~4 m" i* C+ n% D
0:00:32
) ?( q/ l/ v: T7 h: j; `) relapsed time  0:00:00
7 _8 _5 I1 x- ]5 X- W$ b
6 y! c5 r  r0 X8 a& l大侠们帮看看,先谢过。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
2#
 楼主| 发表于 2012-9-19 11:24 | 只看该作者
自学习allegro以来,还未成功导入到网表,走过路过的各位大侠一定要帮帮忙啊

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
3#
发表于 2012-9-19 11:27 | 只看该作者
路径没设置好,还有封装没对应上。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
4#
 楼主| 发表于 2012-9-19 11:45 | 只看该作者
yangjinxing521 发表于 2012-9-19 11:27
4 [: m5 ?1 L8 p0 Q路径没设置好,还有封装没对应上。。。
: C" A1 b& e) c2 A0 q# q) |5 Y
3 n1 r- J, E. W# L5 k; H# t
请帮忙看看,封装有问题是跟这个有关系吗?& S6 j5 I8 \9 F% u6 S
在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PINUSE=UNSPEC:1 n5 o' M  v* L' S2 [
primitive 'CONN_6PIN_CONN_6_CONN_6PIN';
$ ]$ U* o7 ]' w0 L/ \. y  pin
9 S; L; l( Q  D% {( [0 h& g8 N    '1':( O- w" c* \! U' H* B7 \( G
      PIN_NUMBER='(1)';# \- `6 O9 I* ]8 @
      PINUSE='UNSPEC';
% z: l) w/ P5 U- g) A3 m; w    '2':$ v7 c- }/ D; H' |3 e+ q
      PIN_NUMBER='(2)';
/ O) ^4 P  x' z. N( }      PINUSE='UNSPEC';
2 t2 b% \: g. R/ j7 ?+ r    '3':
* s2 J7 F  \/ L4 l      PIN_NUMBER='(3)';
  d+ v" e% A2 A" |' i      PINUSE='UNSPEC';* {6 {* O6 X6 X6 h$ d* I
    '4':
' _; M; ]& g$ }" F3 q+ c6 V      PIN_NUMBER='(4)';  k( X1 v3 w* g& N6 A' k
      PINUSE='UNSPEC';; N8 A9 T7 `/ s; f9 ~' E
    '5':
/ H6 q0 b7 x8 \- [      PIN_NUMBER='(5)';
6 J$ P, t% ~7 c8 H+ ?      PINUSE='UNSPEC';
! J! N" U0 \' ?9 t1 M3 l, ?2 X    '6':6 k1 i% h# D( o- \+ t: R% S
      PIN_NUMBER='(6)';* U. O) m( z, f5 J
      PINUSE='UNSPEC';
% {7 G+ u! m: n  end_pin;
8 J2 C' ^6 [, D: r5 W- q  body9 ~) [7 j- i- e& ?
    PART_NAME='CONN_6PIN';$ x/ Z" B! }$ K- l+ B
    JEDEC_TYPE='CONN_6';
1 p9 B6 i9 \; I- M9 ^8 P    VALUE='CONN_6PIN';/ t2 n8 T( b/ W( d8 s  ]- q
  end_body;- ?9 k6 }) }, B& N! g
+ ?9 p; k, x% j: S3 P
如果是,要怎么改?

45

主题

1888

帖子

8369

积分

六级会员(60)

Rank: 6Rank: 6

积分
8369
5#
发表于 2012-9-19 11:51 | 只看该作者
rongsun1123 发表于 2012-9-19 11:45
/ [0 M. C$ n# [! Q0 q5 U请帮忙看看,封装有问题是跟这个有关系吗?
. }' Z3 k. Q3 j6 I" ~' W在pstchip.dat里面,我自己做的一个6PIN的连接器,提示PIN ...

4 \9 Y" b9 N; `! T/ {4 R, c" MPIN没有定义名字吧。。换个PIN类型试,PASSIVE...

52

主题

3705

帖子

8292

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8292
6#
发表于 2012-9-19 13:11 | 只看该作者
错误提示:# R; F- a" g! z. b' q4 g
ERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 X4 C0 p5 C5 b: Q$ t  `8 ~/ v8 U
user "toshiba" on system "TOSHIBA-PC".8 v* i0 W& s1 F+ _% d5 Z! m- t5 [/ O* u& _$ z
Resolve lock file and re-run netrev.# }4 t" r! _( M
说明"JC0047EKT2132.brd"文件被锁定了,要到File->Properties解锁,如果有密码还需要输入密码才能解。
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
7#
 楼主| 发表于 2012-9-19 16:30 | 只看该作者
自己弄了半天,情况变这样了:
- K# m) V$ N3 {5 K  U直接从Orcad直接传递网表到pcb edit,就会报错中断。如果单从orcad里导出网表,再在pcb edit里面import logic,就可以导入网表和封装。不过IC的引脚方向变了,全部重叠到一起了* g  R; ]: |0 C$ o, a7 L3 x
4 T6 D2 V9 K- k5 A0 Y4 l% m8 G
错乱了。。。

11

主题

273

帖子

639

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
639
8#
 楼主| 发表于 2012-9-20 13:32 | 只看该作者
dzkcool 发表于 2012-9-19 13:11 % Y5 m  N& s5 P/ b' c
错误提示:
  M# x/ r* g  e3 z( h; T+ T) |* iERROR: File "JC0047EKT2132.brd" was locked on date "Wed Sep 19 10:28:39 2012" by , S2 E0 ...
! Z$ V# f1 m0 D' h
错误提示:
. h& F; W0 N/ S! I$ m0 X1 e3 wERROR: File "JC0047EKT2132.brd" was locked on date / L3 h# c" j$ C$ _
"Thu Sep 20 13:14:53 2012" by user "toshiba" on system "TOSHIBA-PC". 5 T- w6 ~/ Y3 M% q; n
Resolve lock file and re-run netrev.
4 R  h* \$ U4 V$ Y% K- ^/ K. i+ B3 i
2 r; A& f' h6 j0 ]$ _6 c按提示,是brd文件被锁定了,进入file--properties. unlock是灰色的,而且我此前没设定过密码锁定。

无标题.jpg (3.98 KB, 下载次数: 0)

无标题.jpg

4

主题

22

帖子

439

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
439
9#
发表于 2012-9-21 14:13 | 只看该作者
同问!

0

主题

1

帖子

3

积分

初级新手(9)

Rank: 1

积分
3
10#
发表于 2012-10-22 21:56 | 只看该作者
WARNING(SPMHNI-192): Device/Symbol check warning detected.
3 V; r: Q* p7 m6 a* p7 j& H& O) n- G& E1 e5 Q) s5 R  {/ j: m
WARNING(SPMHNI-337): Unable to load symbol 'SIP2-4' for device 'CAP POL_SIP2-4_470UF': WARNING(SPMHUT-127): Could not find padstack PAD1_5D1_1.! G" p3 f& ?2 K: k; N5 I: l
    due to ERROR(SPMHDB-274): Unable to load flash symbol F150_180_070 (Check PSMPATH setting for this symbol).
. s( S0 W1 z0 d# f/ C无法载入,是为什么呢

104

主题

343

帖子

1816

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1816
11#
发表于 2012-10-22 22:12 | 只看该作者
你做的封封闭是真FLASH或都你填了假FLASH数字,但PCB板上是没有FLASH的模板,你现在的报错是说FLASH不匹配,应该是你的SIP2-4这个封装上的焊盘出了问题,你把封装打开,看下每个焊盘的FLASH是否有问题,

64

主题

406

帖子

1855

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1855
12#
发表于 2012-10-24 16:04 | 只看该作者
导网表时原理图不能有半点的差错,好好检查原理图吧~~~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-9-20 11:47 , Processed in 0.088059 second(s), 41 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表