|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
大家好,我手里现在 有一个板子,板子上面有4个DDR,都是200M频率,是竖着排列,这四个如图,其中上面两个DDR是公用一组时钟线,下面两个公用一组时钟线,其中中间的两个DDR时钟线的长度是相等的大概是2350MIL,最外面的两个DDR走的是蛇形走线,并且也是相等的,大概长度为3120;四个DDR的数据线是应当算等长的,其中D0的长度为2315~2575MIL,D1为2195~2580mil
: B, F. y8 B( xD2为1878~2140MIL,D3为1715~2115MIL,D4为1903~2245MIL,D5为1965~2132MIL,D6为2194~2572MIL,D72199~2585MIL,地址线的长度是等长的一般都超过了5000MIL% _* S% M3 X5 z! V, N7 A# W
现在的问题是:
. G% N6 [5 _. M0 d6 h1. 首先时钟线,不明白为什么第一个和第二个是一组差分的时钟线,本身第二个DDR距离主芯片的距离相对比较近,时钟线的走线没有特别,大概是2350MIL,第一个DDR本身距离主芯片比较远,可是这个DDR在与第二个DDR时钟分开后就走蛇形走线了,大概的距离是3120MIL,下面两个时钟线也是这样的走法,这个我就没有明白,为什么距离远的时钟线反而用用蛇行走线呢?距离短的DDR的时钟线却是按照正常的走法呢?" f( i0 j' {1 Y& ?; Q9 c, |( Z, G4 i
2. 数据线的走法,我看到的一些资料都是地址线的长度是按照时钟线的长度来订的,但是一般都要求长度差不超过50MIL,现在时钟线有3120MIL与2350MIL两个长度,这个数据线没有明白是按照什么定义长度的) w! T; J6 p9 t( C% ?4 G' F5 w
3. 对于地址线没有什么特别要问的* C) U" x7 U" @/ u& ?7 g
下面是我手上的一些资料对于DDR布线的一些要求,按照这个要求我手里现在的这个板子我觉得是不合格的,可是这个板子多方面试验都没有问题,可是对于走线的方法我一直都不明白,希望各位高手指点。! F6 l: b4 y. {+ g, ~
DDR 时钟: 线宽10mil,内部间距5mil,外部间距30mil,要求差分布线,必需精确匹* N8 b6 P/ F& q0 N
配差分对走线误差,允许在+20mil 以内" c2 w% N' k# t
DDR 地址、片选及其他控制线:线宽5mil,内部间距15mil,外部间距20mil,应走成[localimg=400,298]1[/localimg]2 j; k+ a; z2 K
菊花链状拓扑,可比ddrclk 线长1000-2500mil,绝对不能短
2 O) u$ F& [, KDDR 数据线,ddrdqs,ddrdm 线:线宽5mil,内部间距15mil,外部间距20mil,最好在. u* N. i' N- q/ ?
同一层布线。数据线与时钟线的线长差控制在50mil 内。 |
|