找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1729|回复: 10
打印 上一主题 下一主题

有关DDR布线的疑问

[复制链接]

22

主题

113

帖子

-1万

积分

未知游客(0)

积分
-11947
跳转到指定楼层
1#
发表于 2008-9-22 19:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,我手里现在 有一个板子,板子上面有4个DDR,都是200M频率,是竖着排列,这四个如图,其中上面两个DDR是公用一组时钟线,下面两个公用一组时钟线,其中中间的两个DDR时钟线的长度是相等的大概是2350MIL,最外面的两个DDR走的是蛇形走线,并且也是相等的,大概长度为3120;四个DDR的数据线是应当算等长的,其中D0的长度为2315~2575MIL,D1为2195~2580mil
: B, F. y8 B( xD2为1878~2140MIL,D3为1715~2115MIL,D4为1903~2245MIL,D5为1965~2132MIL,D6为2194~2572MIL,D72199~2585MIL,地址线的长度是等长的一般都超过了5000MIL% _* S% M3 X5 z! V, N7 A# W
现在的问题是:
. G% N6 [5 _. M0 d6 h1. 首先时钟线,不明白为什么第一个和第二个是一组差分的时钟线,本身第二个DDR距离主芯片的距离相对比较近,时钟线的走线没有特别,大概是2350MIL,第一个DDR本身距离主芯片比较远,可是这个DDR在与第二个DDR时钟分开后就走蛇形走线了,大概的距离是3120MIL,下面两个时钟线也是这样的走法,这个我就没有明白,为什么距离远的时钟线反而用用蛇行走线呢?距离短的DDR的时钟线却是按照正常的走法呢?" f( i0 j' {1 Y& ?; Q9 c, |( Z, G4 i
2. 数据线的走法,我看到的一些资料都是地址线的长度是按照时钟线的长度来订的,但是一般都要求长度差不超过50MIL,现在时钟线有3120MIL与2350MIL两个长度,这个数据线没有明白是按照什么定义长度的) w! T; J6 p9 t( C% ?4 G' F5 w
3. 对于地址线没有什么特别要问的* C) U" x7 U" @/ u& ?7 g
下面是我手上的一些资料对于DDR布线的一些要求,按照这个要求我手里现在的这个板子我觉得是不合格的,可是这个板子多方面试验都没有问题,可是对于走线的方法我一直都不明白,希望各位高手指点。! F6 l: b4 y. {+ g, ~
DDR 时钟: 线宽10mil,内部间距5mil,外部间距30mil,要求差分布线,必需精确匹* N8 b6 P/ F& q0 N
配差分对走线误差,允许在+20mil 以内" c2 w% N' k# t
DDR 地址、片选及其他控制线:线宽5mil,内部间距15mil,外部间距20mil,应走成[localimg=400,298]1[/localimg]2 j; k+ a; z2 K
菊花链状拓扑,可比ddrclk 线长1000-2500mil,绝对不能短
2 O) u$ F& [, KDDR 数据线,ddrdqs,ddrdm 线:线宽5mil,内部间距15mil,外部间距20mil,最好在. u* N. i' N- q/ ?
同一层布线。数据线与时钟线的线长差控制在50mil 内。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

22

主题

113

帖子

-1万

积分

未知游客(0)

积分
-11947
2#
 楼主| 发表于 2008-9-22 19:57 | 只看该作者

; W8 c% {6 a/ Z$ Y5 ]  h
3 i, q( Z6 S) i6 \! s4 j1 J. u. ?[ 本帖最后由 yezi2893802 于 2008-9-22 20:04 编辑 ]

DDR1.JPG (147.23 KB, 下载次数: 6)

DDR1.JPG

12

主题

139

帖子

441

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
441
3#
发表于 2008-9-22 20:34 | 只看该作者
第二个问题我这样想:两个长度对应了两组不同的地址线,各组地址线适用相同的约束。。。

0

主题

18

帖子

389

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
389
4#
发表于 2008-9-23 09:14 | 只看该作者
希望高手作答。

22

主题

113

帖子

-1万

积分

未知游客(0)

积分
-11947
5#
 楼主| 发表于 2008-9-23 09:40 | 只看该作者
希望高手作答

8

主题

226

帖子

4480

积分

五级会员(50)

Rank: 5

积分
4480
6#
发表于 2008-9-23 13:05 | 只看该作者
我觉得你给的图太不清楚了,建议去掉格点和丝印层的字,高亮选用亮一些的颜色,或许那些高手会看的比较清楚
3 V0 h1 y/ G7 M6 S' }# B! X3 R- }; b9 {3 F9 w" M
[ 本帖最后由 lara_bxc 于 2008-9-23 13:06 编辑 ]

4

主题

49

帖子

-9870

积分

未知游客(0)

积分
-9870
7#
发表于 2008-9-23 14:22 | 只看该作者
每个DDR的时钟线要对应各自的数据线.   D0的长度为2315~2575MIL,D1为2195~2580mil   对应3120+ A1 U# d$ I4 G$ m
                                                            D2为1878~2140MIL,D3为1715~2115MIL           对应2350MIL" b6 E' c; ~3 k8 l+ I$ e
而且这个长度应该是仿真后的结果.
! B- B$ m. _- A7 N地址线速率较低,这里好像就没有考虑.

25

主题

237

帖子

2609

积分

EDA365版主(50)

专业写作业

Rank: 5

积分
2609
8#
发表于 2008-9-23 15:18 | 只看该作者
建议你去看看VGA卡的DDR规则

3

主题

453

帖子

251

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
251
9#
发表于 2008-9-25 12:39 | 只看该作者
看不清楚

75

主题

505

帖子

1974

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1974
10#
发表于 2008-9-25 17:42 | 只看该作者
讲的不太明白,图也不太清楚,弄好整理之后再发吧

6

主题

77

帖子

2380

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2380
11#
发表于 2011-9-5 11:32 | 只看该作者
VGA卡的DDR规则
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-15 01:32 , Processed in 0.078048 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表