|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 hgzty 于 2011-6-9 12:48 编辑 , F' Q! Y9 s' k
3 d; R% y( }( T+ Y, [
对面设备是5V TTL的输入标准 VIH:2V,有一个50欧姆的并联匹配电阻接地。信号速率在100M以下。; k1 r- o; y- W( N" C3 d
# t) B, L6 B2 s# i$ {8 E, R$ e 我的设备是这样的情况,CPLD输出的是3.3V TTL/CMOS 电平。那就是说如果要能够正常驱动的话,起码要有40mA以上的驱动电流。也就是说我必须设计一个满足5V TTL输出电平又同时满足驱动能力的接口.
( g4 o }! D- C" Q* b2 B& x) `, E0 g# G7 O r; }
现在的想法是,CPLD输出的3.3V电平信号首先通过电平转换为5V TTL,再通过line driver芯片进行驱动。7 G0 I: Y& Y+ u2 y% i" v
5 {$ l& C7 |# E$ A
还有一种设计就是CPLD输出的CMOS 3.3V电平信号直接驱动 5V TTL的line driver芯片。 1 w+ j' i* }, _' d% D4 t
3 U5 s/ q) B. D想问一下的就是,
. r3 G6 J! \5 ?/ ^. {1.40mA的驱动电流计算是否正确?; ^8 q0 h% O* I9 e8 i
2.如果考虑到输出阻抗的话,那在输入端不是还会有一个分压? S- J0 A. m: I. O+ [
3.有没有直接支持3.3V电平信号转5V 信号,且5V输出这里又有比较大的驱动电流的芯片?
' t9 q8 G) |- a- F! f* |6 k! y. G" ^' L6 p' C8 \
|
|